帮帮文库

doc 基于FPGA来完成直接数字频率合成器的设计(最终版) ㊣ 精品文档 值得下载

🔯 格式:DOC | ❒ 页数:40 页 | ⭐收藏:0人 | ✔ 可以修改 | @ 版权投诉 | ❤️ 我的浏览 | 上传时间:2022-06-25 14:56

《基于FPGA来完成直接数字频率合成器的设计(最终版)》修改意见稿

1、以下这些语句存在若干问题,包括语法错误、标点使用不当、语句不通畅及信息不完整——“.....即Л。在实际操作中,对正弦波的个周期Л均分为等份,则量化为Л将Л带入式得故设定相位累加器位数和基准时钟的值,就可以产生任频率的输出。又因为输出信号频率步进为,若令,则。将表示为频率控制字,则输出信号波形的频率表示式为式中为频率控制字,为累加器位数,为相位增量寄存器位数。为保证输出频率以上时,取样点数不小于点,以减小失真,这样时钟频率必须大于。又因为所选相位累加器位数为位,故相位累加器时钟频率。又因为相位增量寄存器为位,则由式得最高输出频率为最低输出频率为。由抽样定理,最高输出频率不得大于,而据实验所得,实际工作频率小于时较为合适。且的取值受到转换速率的限制,因转换器的转换速率为,即频率为,综合考虑选取晶振基准频率为。信号间的相位差的调节精度与信号相位增量寄存器的位数有关......”

2、以下这些语句存在多处问题,具体涉及到语法误用、标点符号运用不当、句子表达不流畅以及信息表述不全面——“.....为我的论文写作提供了知识基础,我要特别提出感谢黄老师,感谢他无私的帮助在此还要感谢实验室的高林老师及杨永超老师及为我们审稿的老师们。他们给我提供了个写作实验的良好环境,并提出了许多宝贵意见使我的论文得以顺利完成。由于本人学识有限,加之时间仓促,文中不免有和待改进之处,真诚欢迎各位师长同学提供宝贵的意见。参考文献郑凤涛,陈金佳基于的数控正弦波的信号源的设计黎明职业大学学报徐志军,徐光辉的开发与应用北京电子工业出版社,黄正谨,徐坚,章小丽等系统设计技术入门与应用北京电子工业出版社,韩素敏,郑征基于的正弦波发生器设计陕西工学院学报陈新原,龙世瑜芯片的接口设计微型机与应用毕红军,张永瑞利用单片机与实现直接数字频率合成器现代电子技术姜萍,王建新,吉训生分频时用。......”

3、以下这些语句在语言表达上出现了多方面的问题,包括语法错误、标点符号使用不规范、句子结构不够流畅,以及内容阐述不够详尽和全面——“.....供下个模块路输出信号同步,必须使用外部更新时钟,同时必须使参考时钟信号与外部更新时钟上升沿之间满足图所示的时序关系。图参考时钟与更新时钟之间的时序关系图更新时钟的上升沿必须在参考时钟的下降沿之后与下个下降沿之前之间图中深色区间为有效区域产生,这样可以使两个频率合成器工作在相同的系统时钟参考时钟乘以定倍数下,且它们的系统时钟脉冲数相差不能超过个脉冲。在第次传送数据之前必须先使频率合成器复位,以保证其输出的相位是可知的。因为芯片的相位输出是连续的,所示复位信号可使两个频率合成器的相位累加器复位到状态。新的数据送到相位累加器时,它们之间的相位关系可以得到保持,也可以通过相位控制字来调节两片频率合成器之间的相位差。系统实现方案分析与比较在这个系统中......”

4、以下这些语句该文档存在较明显的语言表达瑕疵,包括语法错误、标点符号使用不规范,句子结构不够顺畅,以及信息传达不充分,需要综合性的修订与完善——“.....并设定为,经寄存器性能分析最高频率达到以上。中的分频累加器及正弦波的仿真如图所示。分频仿真图图时累加器的仿真图图正弦波的仿真图单片机的编程实现由于使用了单片机及构成的系统,外围电路变得异常简单,故整个波形发生器的主体任务落到了程序编写上。而的使用使单片机的程序大大简化。另外单片机之类的参考资料较多,在此仅对其主程序加以说明。整个控制系统的软件设计方案如图所示,而系统及其与单片机的接口部分用语言写。在设计过程中波形频率随的频率而变化,单片机的实时时钟经过倍频电路产生系统时钟频率,再经过分频得到时钟频率可通过对写单元编程来控制,这就为我们设计提供了丰富的时钟选择。默认的分别为和。我们可以通过对单元编程完成对系统时钟和时钟频率的定义,改变设置将可提供多种频率选择。在本设计中,波形编辑的第步就是进行频率选择......”

5、以下这些语句存在多种问题,包括语法错误、不规范的标点符号使用、句子结构不够清晰流畅,以及信息传达不够完整详尽——“.....,,,邹轶才,黄正东用构成可程控正弦波信号发生器经验交流贾方亮,赵泳,郝立果,张锡鹃高精度数字式移相信号发生器的研制天津职业技术师范学院学报王皓,刘克刚,李小青低频相位测量系统的研究与实现电子技术,附录键盘与显示电路图附录与系列单片机总线方式接口的电路设计与总线方式接口逻辑外部引脚单片机与的通信读写电路与接口的各端口定义双向地址数据口高位地址线读写允许地址锁存待读入数据准备就绪标志位器件片选信号单片机待读回信号读回锁存信号锁存输出数据锁存输出数据,低位地址锁存进程的下降沿将口的低位地址锁入锁存器,写信号译码过程写允许写禁止数据写入寄存器,写信号译码过程写允许写禁止数据写入寄存器,对中数据读入进程寄存器中的数据读入口禁止读数......”

6、以下这些语句存在多方面的问题亟需改进,具体而言:标点符号运用不当,句子结构条理性不足导致流畅度欠佳,存在语法误用情况,且在内容表述上缺乏完整性。——“.....在用键盘和中断进行微调,以便达到所需的频率相位及其幅值。单片机编程的总体流程图如图所示。图整体流程图总结与展望通过这次的毕业设计,使我更深入地学习了相关专业知识,并能够熟练的操作及Ⅱ软件。通过对单片机芯片的使用及对硬件描述语言学习,让我感到了硬件描述语言及单片机的方便性和灵活性,可以使编程技能快速提高,并且认识到很多新的设计思想。这给即将走向工作岗位的我带来了很大的帮助及深远的影响,使我受益无穷。设计以为核心,详细阐述了内部实现的功能及程序设计仿真,但由于软件版本的限制,部分模块无法实现仿真。而单片机的设计仅属于本设计的辅助控制部分,且单片机的资料很多,所以在此对单片机的程序不作详细说明。设计采用直接数字频率合成技术设计了双通道相位关系可调的信号发生器,输出信号频率范围为,频率分辨率高于......”

7、以下这些语句存在标点错误、句法不清、语法失误和内容缺失等问题,需改进——“.....两个通道不仅可以输出相同频率的信号,还可以输出不同相位不同幅值的正弦信号。经系统仿真表明,本设计可达到预定要求,应用方便灵活。本课题的研究虽然取得了定的收获,但在很多方面还有待于进步的改进和完善。特别是在信息技术飞速发展的今天,各种电子产品层出不穷,各种技术与方法也在不断地改善,因此对电子技术知识的学习也应不断地充实和更新,以适应工作与社会的需要。致谢在论文即将完成之际,首先要对黄勇老师表示最真挚的感谢。在论文的写作期间,黄老师在百忙之中抽出时间指导我的论文写作,在很多关键的知识点上进行了讲解疏通,给我论文写作的宏观框架提出了宝贵的意见,特别是由于我今年忙完其他事情后,论文写作的时间比较仓储,为了能够顺利完成论文的写作,黄庆老师特别为我们安排了实验室作为论文的写作平台。我在论文写作之初,对很多的东西还比较陌生......”

8、以下文段存在较多缺陷,具体而言:语法误用情况较多,标点符号使用不规范,影响文本断句理解;句子结构与表达缺乏流畅性,阅读体验受影响——“.....得到不同的工作频率,从而调节波形频率。,相位累加器的设计,中存放正弦波的值,数据线和地址线都选位。,模块产生正弦波,个周期取点,故个时钟为个周期,实现的直接数字频率合成器电子工程师,邵正途,高玉良在信号产生系统中的应用电子技术谭建军,杨庆与电子技术基础课程设计北京中央民族大学出版社,周正干,李和平,李然超低频移相信号发生器的设计仪表技术,周峻峰,陈涛基于的直接数字频率合成器的设计与实现国外电子元器件宋跃,周明辉,谭爱群基于的虚拟相位差测量方法研究及其实现半导体技术陈辉,王迎旭在频率测控系统中的应用半导体技术,公司,傅玉朋,李明浩,吕进华技术的设计与实现大连民族学院学报全国大学生电子设计竞赛组委会编第五届全国大学生电子设计竞赛获奖作品选编北京北京理工大学出版社,文卓然数字式移相信号发生器中的个误区电子世界,......”

9、以下这些语句存在多方面瑕疵,具体表现在:语法结构错误频现,标点符号运用失当,句子表达欠流畅,以及信息阐述不够周全,影响了整体的可读性和准确性——“.....两路输出信号的相位差与累加初值的关系为即,所以,其相位差调节分辨率为。要达到相位调节步进的要求,则应为,此时相位分辨率为。频率分辨率定义为由于的工作电压为,所以幅度分辨率为,故都能达到指标要求。幅度控制是用实现的,输出信号的幅度由转换的参考电压决定。它以的输出接到转换的参考电压输入端作为基准电压源输入,其输出波形的幅度为。系统仿真用Ⅱ设计系统数字部分最简单的方法是采用原理图输入。相位累加器调用加减法器模块,相位累加器设计的好坏将直接影响到整个系统的速度,采用流水线技术能大幅度地提升速度。波形存储器通过调用元件实现,其的值是个存放波形幅值的文件。波形存储器设计主要考虑的问题是其容量的大小,利用波形幅值的奇偶对称特性,可以节省的资源,这是非常可观的。为了进步优化速度的设计......”

下一篇
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
1 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
2 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
3 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
4 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
5 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
6 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
7 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
8 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
9 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
10 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
11 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
12 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
13 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
14 页 / 共 40
基于FPGA来完成直接数字频率合成器的设计(最终版)
基于FPGA来完成直接数字频率合成器的设计(最终版)
15 页 / 共 40
温馨提示

1、该文档不包含其他附件(如表格、图纸),本站只保证下载后内容跟在线阅读一样,不确保内容完整性,请务必认真阅读。

2、有的文档阅读时显示本站(www.woc88.com)水印的,下载后是没有本站水印的(仅在线阅读显示),请放心下载。

3、除PDF格式下载后需转换成word才能编辑,其他下载后均可以随意编辑、修改、打印。

4、有的标题标有”最新”、多篇,实质内容并不相符,下载内容以在线阅读为准,请认真阅读全文再下载。

5、该文档为会员上传,下载所得收益全部归上传者所有,若您对文档版权有异议,可联系客服认领,既往收入全部归您。

  • 文档助手,定制查找
    精品 全部 DOC PPT RAR
换一批