系统,包括电路的结构行为方式逻辑功能及接口。
具有多层次描述系统硬件功能的能力,支持自顶向下的设计特点。
设计者可不必了解硬件结构。
从系统设计入手,在顶层进行系统方框图的划分和结构设计,在方框图级用对电路的行为进行描述,并进行仿真和纠错,然后在系统级进行验证,最后再用逻辑综合优化工具生成具体的门级逻辑电路的网表,下载到具体的器件中去,从而实现关键词的突出显示,自动缩进,常用程序结构的内置模板,内置语法检查和编译器快速启动。
旦写出个代码,你就想编译它,语法编译器会分析你的代码有没有语法,并检查它与其它模块的兼容性。
它还用于处理设计的模拟器所需要的内部信息。
像其它编程工作样,你可能不想等到所有的代码编译完。
次做点,可防止扩散语法以及不致命名,等等,而且在完成项目之前就给你种欲罢不能的感觉。
下步是模拟,这也许是最满意的步骤,模拟器允许你定义输入并应用到设计中去,同时观察输出而不必建立物理电路。
在小型项目中,如在数学设计课上的作业,你可以手工产生输入并与预期的输出比较。
实际上,模拟只是被称为验证的部分,当然,看到模拟的电路产生输出是令人满意的,但模拟的目的要更高些,它要验证电路是否按预期的那样工作。
在典型的大型项目中,在编码过程中和之后,都需要做大量的动作来定义很宽范围的逻辑操作条件,以及在这些条件下电路运行的测试情况。
在这个步骤如能找出设计上的问题,是分层方块图拟合布局布线编码定时验证综合模拟检验编译很有用的,如果在以后才找到问题,则通常必须重新做所有的后端步骤。
要注意,至少有两个方面的问题需要验证。
在功能验证中,主要研究不考虑定地条件下的逻辑操作,门延迟和其它定时参数都让认为是零。
在定时验证中主要研究包含了估算延迟的电路操作,验证如触发器这样的时序器件的建立,保持以及其它的定时要求。
按惯例,在开始后端步骤前,要充分做好功能验证。
但是,在这步做定时验证通常是受限制的,因为时序行为非常依赖于综合以及拟合的结果。
我们可以做些初步的定时验证,以获得全部设计过程中的些安慰,但具体的定时验证必须到最后才能做。
验证之后,就可以进行后端的工作了。
这步骤的性质和用到得工具,依据设计的目标技术会有些不同,但仍可分为三个基本的步骤。
第步为综合,就是将的描述转换成能在目标技术中使用的基本元素和部件的集合。
例如,用或者,综合工具可产生两极与或等式,用将产生个门电路的列表以及个网表,用来指定门之间的如何互联。
设计者可提供些技术上的约束条件来帮助综合工具,如逻辑层次的最大数或所用逻辑缓冲器的强度。
在拟合步骤,拟合工具将被综合的原始或元件映射到可得到的器件资源上。
对于或,这可能意味着将等式转化为可行的与或元件。
对于,它可能意味着以定模式放置各个门,并找出在模片的物理约束条件,各个门的连接方法,这称为布局与布线。
在这个阶段,设计者通常可以提出额外的约束条件,如模块在芯片中的布局或外部输入输出引脚的分配。
最后的步骤是被拟合的电路的定时验证,只有在这步,由于边线长度,电气负载其他因素引起的时语言描述电路基电路延迟片上实现。
整个系统非常精简,且具有灵活的现场可更改性。
等精度测频原理频率的测量方法主要分为种方法直接测量法,即在定的闸门时间内测量被测信号的脉冲个数。
间接测量法,例如周期测频法转换法等。
间接测频法仅适用测量低频信号。
基于传统测频原理的频率计的测量精度将随被测信号频率的下降而降低,在实用中有较大的局限性,而等精度频率计不但具有较高的测量精度,而且在整个频率区域能保持恒定的测试精度。
频率测量方法的主要测量预置门控信号是由单片机发出,的时间宽度对测频精度影响较少,可以在较大的范围内选择,只要中计数器在计信号不溢出都行,根据理论计算的时间宽度可以大于,但是由于单片机的数据处理能力限制,实际的时间宽度较少,般可在间选择,即在高频段时,闸门时间较短低频时闸门时间较长。
这样闸门时间宽度依据被测频率的大小自动调整测频,从而实现量程的自动转换,扩大了测频的量程范围实现了全范围等精度测量,减少了低频测量的误差。
本设计频率测量方法的主要测量控制框图如图所示。
图中预置门控信号是由单片机发出,的时间宽度对测频精度影响较少,可以在较大的范围内选择,只要中计数器在计信号不溢出都行,根据理论计算的时间宽度可以大于,但是由于单片机的数据处理能力限制,实际的时间宽度较少,般可在间选择,即在高频段时,闸门时间较短低频时闸门时间较长。
这样闸门时间宽度依据被测频率的大小自动调整测频,从而实现量程的自动转换,扩大了测频的量程范围实现了全范围等精度测量,减少了低频测量的误差。
频率计的实现等精度测频的实现方法。
可简化为和是两个可控计数器,标准频率信号从的时钟输入端输入,经整形后的被测信号从的时钟输入端输入。
每个计数器中的输入端为使能端,用来控制计数器计数。
当预置闸门信号为高电平预置时间开始时。
被测信号的上升沿通过触发器的输入端,同时启动两个汁数器计数同样,当预置闸门信号为低电平预置时间结束时,被测信号的上升沿通过触发器的输出端,使计数器停止计数。
频率计的位数及相关指标位数同时最多能显示的数字位数。
平常计数式的位频率计只有几百元就可买到。
对于高精度的测量,位刚刚开始,位算中等,位才能算比较高级。
溢出位把溢出位算进去的总等效位。
有些频率计带有溢出功能,即把最高位溢出不显示而只显示后面的位,以便达到提高位数的目的。
这里个别指标是估计值。
速度即每秒能出多少位。
有了高位数的但测量特别慢也失去了意义。
平常计数式的位频率计,测量信号秒闸门能得到,这实际上才是位位数等于取常用对数后的值,要想得到位,需要秒闸门要想得到位,需要秒闸门,依次类推,即便显示允许,位需要秒的测量时间了。
但无论如何,还是每秒位。
因此,要想快速得到高位数则必须高速度。
分辨这就像个电压表最小可以分辨出多大的电压的指标是类似的,越小越好,单位皮秒假设你用的频率计要分辨出的误差,就需要秒的时间。
而假设你有另外个频率计的分辨是,那么测量时间就可以缩短倍为秒,或者可以在相同的秒下测量出的误差。
时间频率测量相比传统的电路系统设计方法,技术采用,才,调出基准平面命令,在类型中选择距离,平面选择靠近方向盘的个竖直面,距离为,点击确定完成基准平面的创建,重复这个步骤,做出三个基准平面,如图。
图拉伸图加厚图草图图拉伸用草图拉伸和加厚在创建的基准平面上画出图,重复这步骤,分别在三个基准平面上画出油门刹车和离合,如图,再用求和把个体合并,如图。
图样图图求和图类选择图编辑对象显示图效果图图效果图在标准工具条中单击选择,调出类选择命令,选择现有体,点击确定进入编辑对象显示,颜色选择黑色,点击确定完成上色,如图图,最终效果图如图图。
单击标准工具栏中的保存图标按钮,将文件保存。
悍马军车玩具车身的设计设计思路因为车身两边是曲面,所以可以用草图画出车身的横截面来进行拉伸,在通过加厚达到所需要的厚度,然后通过系列拉伸等命令来进行细节的修饰。
点击在选择菜单栏中的文件新建,新建个建模文件。
用草图画出图,平面选择平面。
再选择拉伸命令,曲线选择图草图,距离为,点击确定完成拉伸,如图。
在选择菜单栏中单击选择插入基准点基准平面,调出基准平面命令,在类型中选择距离,平面选择图拉伸点击在选择菜单栏中的文件新建,新建个建模文件。
用草图和拉伸画出图至图。
图草图图拉伸图草图图拉伸图草图图拉伸图草图图拉伸图基准平面图草图图拉伸图倒斜角图边倒圆图示例用倒斜角和边倒圆把图倒成图。
图草图图拉伸图移动对象图求和用草图和拉伸画出图和图,再从选择菜单栏中单击选择编辑移动对象,调出移动对象命令,对象选择图拉伸的体,变换运动选择角度,指定矢量和轴点选择轴和原点,角度为,结果选择复制原先的,距离角度分割为,非关联副本为,点击确定完成移动对象命令,如图。
然后用求和把个体合并,如图。
图基准平面图草图用基准平面在沿轴离平面处创建个基准平面,如图,再用草图和拉伸在这平面画出图和图。
图拉伸图实例特征在选择菜单栏中单击选择添加或移除按钮特征操作实例特征,调出实例特征命令,选择圆形阵列,目标选择图拉伸体,方法选择常规,数字为,角度为,确定进入基准轴的选择,选择轴,点击确定创建实例,选择是完成实例特征命令,如图至图。
图圆形阵列图选择基准轴图创建实例图示例图类选择图效果图在标准工具条中单击选择,调出类选择命令,为轮胎上色,如图,最终效果图如图。
单击标准工具栏中的保存图标按钮,将文件保存。
悍马军车玩具其他零部件的设计保险杠的设计用草图和拉伸做出个弧面,如图和图,再用草图画出图,然后用投影把图投影到图中,如图再用草图画出图和图,然后用扫掠做出实体,如图最后着色,最终效果图如图。
图草图图拉伸图草图图投影图草图图草图图扫掠图效果图车门的设计车门从车身的拉伸体中截取下来,用修剪体把车身去除,留下车门轮廓,如图和图,再用草图拉伸和边倒圆等命令修饰车门,如图至图,然后用做车身凹痕的方法详见车身的设计把门把手做出来,如图,最后着色,最终效果图如图。
图拉伸图修剪体图草图图拉伸图拉伸图边倒圆图示例图效果图脚踏杠的设计脚踏杠的设计和保险杠的设计是类似的,都是用草图拉伸和扫掠做出的,如图至图,这里就系统,包括电路的结构行为方式逻辑功能及接口。
具有多层次描述系统硬件功能的能力,支持自顶向下的设计特点。
设计者可不必了解硬件结构。
从系统设计入手,在顶层进行系统方框图的划分和结构设计,在方框图级用对电路的行为进行描述,并进行仿真和纠错,然后在系统级进行验证,最后再用逻辑综合优化工具生成具体的门级逻辑电路的网表,下载到具体的器件中去,从而实现关键词的突出显示,自动缩进,常用程序结构的内置模板,内置语法检查和编译器快速启动。
旦写出个代码,你就想编译它,语法编译器会分析你的代码有没有语法,并检查它与其它模块的兼容性。
它还用于处理设计的模拟器所需要的内部信息。
像其它编程工作样,你可能不想等到所有的代码编译完。
次做点,可防止扩散语法以及不致命名,等等,而且在完成项目之前就给你种欲罢不能的感觉。
下步是模拟,这也许是最满意的步骤,模拟器允许你定义输入并应用到设计中去,同时观察输出而不必建立物理电路。
在小型项目中,如在数学设计课上的作业,你可以手工产生输入并与预期的输出比较。
实际上,模拟只是被称为验证的部分,当然,看到模拟的电路产生输出是令人满意的,但模拟的目的要更高些,它要验证电路是否按预期的那样工作。
在典型的大型项目中,在编码过程中和之后,都需要做大量的动作来定义很宽范围的逻辑操作条件,以及在这些条件下电路运行的测试情况。
在这个步骤如能找出设计上的问题,是分层方块图拟合布局布线编码定时验证综合模拟检验编译很有用的,如果在以后才找到问题,则通常必须重新做所有的后端步骤。
要注意,至少有两个方面的问题需要验证。
在功能验证中,主要研究不考虑定地条件下的逻辑操作,门延迟和其它定时参数都让认为是零。
在定时验证中主要研究包含了估算延迟的电路操作,验证如触发器这样的时序器件的建立,保持以及其它的定时要求。
按惯例,在开始后端步骤前,要充分做好功能验证。
但是,在这步做定时验证通常是受限制的,因为时序行为非常依赖于综合以及拟合的结果。
我们可以做些初步的定时验证,以获得全部设计过程中的些安慰,但具体的定时验证必须到最后才能做。
验证之后,就可以进行后端的工作了。
这步骤的性质和用到得工具,依据设计的目标技术会有些不同,但仍可分为三个基本的步骤。
第步为综合,就是将的描述转换成能在目标技术中使用的基本元素和部件的集合。
例如,用或者,综合工具可产生两极与或等式,用将产生个门电路的列表以及个网表,用来指定门之间的如何互联。
设计者可提供些技术上的约束条件来帮助综合工具,如逻辑层次的最大数或所用逻辑缓冲器的强度。
在拟合步骤,拟合工具将被综合的原始或元件映射到可得到的器件资源上。
对于或,这可能意味着将等式转化为可行的与或元件。
对于,它可能意味着以定模式放置各个门,并找出在模片的物理约束条件,各个门的连接方法,这称为布局与布线。
在这个阶段,设计者通常可以提出额外的约束条件,如模块在芯片中的布局或外部输入输出引脚的分配。
最后的步骤是被拟合的电路的定时验证,只有在这步,由于边线长度,电气负载其他因素引起的时语言描述






























1、该文档不包含其他附件(如表格、图纸),本站只保证下载后内容跟在线阅读一样,不确保内容完整性,请务必认真阅读。
2、有的文档阅读时显示本站(www.woc88.com)水印的,下载后是没有本站水印的(仅在线阅读显示),请放心下载。
3、除PDF格式下载后需转换成word才能编辑,其他下载后均可以随意编辑、修改、打印。
4、有的标题标有”最新”、多篇,实质内容并不相符,下载内容以在线阅读为准,请认真阅读全文再下载。
5、该文档为会员上传,下载所得收益全部归上传者所有,若您对文档版权有异议,可联系客服认领,既往收入全部归您。
