帮帮文库

doc 基于FPGA的嵌入式系统的设计 ㊣ 精品文档 值得下载

🔯 格式:DOC | ❒ 页数:47 页 | ⭐收藏:0人 | ✔ 可以修改 | @ 版权投诉 | ❤️ 我的浏览 | 上传时间:2022-06-25 14:56

《基于FPGA的嵌入式系统的设计》修改意见稿

1、以下这些语句存在若干问题,包括语法错误、标点使用不当、语句不通畅及信息不完整——“.....此次毕设提高了我对Ⅱ和使用的熟练程度,加深了我对数字电路的理解,特别是对嵌入式系统等处在科技发展前沿知识的理解,更重要的是,此次毕设还使自己在系统设计和硬件电路设计方面有了很大的进步。结论论文根据嵌入式系统设计的具体任务,提出了系统设计方案,并且完成了系统设计和调试工作。系统调试的实验结果表明,整个系统的设计正确合理,功能强大,实用性强,工作稳定正常。改进意见本论文已经完成了硬件的开发,但是在软件功能方面还比较欠缺,例如软核环境下的编程工作等,本嵌入式系统开发板的基本调试工作已经完毕,而且工作稳定正常,但由于时间原因我没有利用此开发板完成复杂的大规模的应用实例的设计,因此此嵌入式系统的强大功能并没有完全体现出来,这不得不说是个遗憾。对软核环境编程工作的继续和将本开发板应用到更大更复杂规模的实例中是本开发板改进的主要方面......”

2、以下这些语句存在多处问题,具体涉及到语法误用、标点符号运用不当、句子表达不流畅以及信息表述不全面——“.....如果此时我们观察到开发板上的个发光二极管分为两组,每组个交替闪亮,那么扩展可用而且工作正常。需要特别注意的是,因为我们已经在中写入了程序,所以以后在每次系统上电时,如果中有存在,并且总线上挂接有和片外,那么中的程序将被自动载入片外并且执行,系统不能进入监控。而如果我们想重新向中写入程序,那么我们就必须进入监控,这种情况怎么处理呢为了解决系统不能进入监控的问题,在系统上电的瞬间,我们就要阻断的片选信号线,这样,系统上电以后,中的程序就不能被加载到扩展中,当然也就不能执行,我们这时就可以进入监控。因此在本嵌入式开发板上,地片选信号通过根跳线与相连。在系统上电以前,断开跳线,系统上电以后将跳线连接上,然后通过接口向中下载嵌入式软核,最后通过监控编译程序,产生文件,将文件转化成文件,再利用命令将程序写入到中......”

3、以下这些语句在语言表达上出现了多方面的问题,包括语法错误、标点符号使用不规范、句子结构不够流畅,以及内容阐述不够详尽和全面——“.....在提示符后输入下列命令下载并运行程序或者。实用程序通过串行端口传送可执行程序代码,然后在已经下载到里的软核上运行,如果可以观察到开发板上此时个发光二极管分为两组,每组个交替闪亮,那么监控可用而且控制正常。扩展调试扩展调试过程基本上与片内相似,试验板上有两片,有的容量,位数据宽度。使用两片组合成位的模块,直接连接到上,模块的地址总线和总线的地址总线互连的时候需要考虑地址对齐的问题模块的到应该对用到总线上的到,扩展调试步骤如下。按照试节的方法,依次添加添加时在其属性对话框中将属性修改为。片内带调试串口。注意,这里不需要添加片内了添加总线控制器在左边的资源窗口中展开,双击,点击。然后更名为。图添加总线模块添加在右边的资源窗口中展开,双击,更改为。然后更名为。这里没有使用的核,是因为提供的的核还需要略做修改才在开发板上使用......”

4、以下这些语句该文档存在较明显的语言表达瑕疵,包括语法错误、标点符号使用不规范,句子结构不够顺畅,以及信息传达不充分,需要综合性的修订与完善——“.....开发板上选择的是种典型的。上有几个控制引脚通过上拉电阻拉高硬件已连结好主要是为了避免配置过程,引脚信号处于弱高的过程中,对芯片进行的写操作。和的扩展类似,作频率非常高,利用它可以非常容易的产生高速的地址,迅速的从波形存储中读取数据,而且它还可以提供高速时钟,供高速使用。嵌入式开发板工作稳定可靠,累加器和都占用片上资源,因此保证输出波形数据稳定正确。若要增加相位步进量,可以增加采样点,利用片外扩展存储,其容量对波形采样来讲几乎为无限大,因此可以保证输出波形质量,不会产生失真。底板选择高速的转换器,配合嵌入式开发板,提高输出信号频率。系统设计与实现参数选取在本开发板上,高速转换器的数据转换速率在供电时可高达,且其字长为软核总线宽度为位或位的片上存储器容量为本开发板上的晶振为,通过内部的我们可得到的时钟信号。于是,可取,每种波形存储个点。所以有频率步进......”

5、以下这些语句存在多种问题,包括语法错误、不规范的标点符号使用、句子结构不够清晰流畅,以及信息传达不够完整详尽——“.....的调试步骤如下。按照节的内容新建个包含扩展的的项目,放在新建文件夹中。双击打开,然后在中添加接口。展开左边的资源窗口中的,双击。选择。图添加模块在栏中内容选择为。图内容选择位最后修改新添加的的名称为。确认地址和中断号没有冲突,点击确认硬件设置。然后点击生成。生成完成后回到Ⅱ,将的符号图更新,然后调整相关的连接连接到连接到连接到连接到连接到修改为图原理图连接连接完成以后进行编译。编译项目后将目标文件下载到试验板上具体步骤参见。当设计成功下载到器件后,上的程序运行与片内和片外扩展的下载有所不同,具体步骤如下。首先,启动,在提示符后输入命令进入存放文件的子目录。然后,在提示符后输入下列命令连编文件或者。其次,在提示符下输入下列命令将转换成文件。最后,输入下列命令下载文件......”

6、以下这些语句存在多方面的问题亟需改进,具体而言:标点符号运用不当,句子结构条理性不足导致流畅度欠佳,存在语法误用情况,且在内容表述上缺乏完整性。——“.....展开,选择,点击,将放在原理图中适当的位置。首先放置口,引脚锁定如下时钟输入锁定在复位锁定在串口锁定在串口锁定在锁定在到,到然后连接到合适的位置,如下图所示。图原理图连接最后保存并且编译。单击工具菜单选择编程,编程窗口打开空白链接描述文件,如下图所示。图编程窗口在编程窗口的方式列表中选择。单击文件菜单选择另存为,在另存为对话框的文件名后输入要保存的名字,文件后缀为,在保存类型列表中确认选择链描述文件,单击保存。单击添加文件按钮,出现选择编程文件对话框,在选择编程文件对话框中选择自己的文件,单击按钮,显示在编程窗口。在编程窗口中打开编程配置选项。单击按钮将配置数据下载到,区显示下载数据的百分比。当设计成功下载到器件后,启动,在中连编和运行测试程序的步骤为如下在提示符后输入命令进入存放文件的子目录,例如,在窗口必须使用代替作为目录分割符......”

7、以下这些语句存在标点错误、句法不清、语法失误和内容缺失等问题,需改进——“.....如下图所示。图打开编程配置单击按钮将配置数据下载到,区显示下载数据的百分比。当设计成功下载到器件时,由于我们选择了在中连编文件该文件的功能是使个发光二极管交替闪亮,所以下载到开发板上的程序会立即开始工作,如果我们观察到板上的发光二极管每组四个交替闪亮,那么我们的片上资源即可用而且工作正常。监控调试监控的调试基本上与节的片内调试相同,只不过我们在片内即中不选择,而是选择,然后通过软件对文件进行编译,并且下载到中。具体调试步骤如下利用创建最小系统并且进行编译,系统模块包括模块即片上片上串口口,我们在中选择监控,在中选择。各个模块如下图所示。添加模块图添加模块添加片内选择图添加片内添加片内模块选择图添加片内添加通信异步串行接口模块图添加串口添加模块图添加模块确定地址分配和中断分配都没有图地址分配和中断分配都放在中图设置编译完成后退出,回到中......”

8、以下文段存在较多缺陷,具体而言:语法误用情况较多,标点符号使用不规范,影响文本断句理解;句子结构与表达缺乏流畅性,阅读体验受影响——“.....然而,此时每周期只采样点,难以保证输出精度。为了保持输出精度,工程上般采取最低每周期采样点,此时,,则相位步进综上所述,每个波形存储器存储个位采样点频率控制字,频率步进最小输出频率,理论上最大输出频率相位控制字,步进。系统设计本设计要实现多种波形输出和相位控制,所以选取波形间隔存储方式。系统采用以下模型实现,如图所示。图系统模型利用控制的键盘读入输入频率值,然后经软件部分运算处理,从波形存储中读取数据,这些离散数据经高速转换成模拟信号,最后经过滤波电路滤波后输出。系统实现下图是在Ⅱ中最终实现的的原理图图原理图第章总结主要工作总结本毕设完成了嵌入式系统开发板的设计制作,并且利用其完成了简单的信号发生器。在三个多月的毕设时间里,我通过反复的调试修改,最后终于在第三版时解决了开发板上存在的所有问题,三个月的辛苦没有白费......”

9、以下这些语句存在多方面瑕疵,具体表现在:语法结构错误频现,标点符号运用失当,句子表达欠流畅,以及信息阐述不够周全,影响了整体的可读性和准确性——“.....然后自动分配中断向量和基地址。更改属性点击,打开属性窗口,确认中断向量表程序存储器和数据存储器到中。修改的属性为。把前边的对号勾调。最后点击,等待生成的代码。编译完成后回到,将生成的放在合适的地方,然后开始连接相关的连接到连接到连接到连接到连接到连接到连接到连接到连接到连接到修改为连接到图原理图连接编译项目后将目标文件下载到试验板上具体步骤参见。当设计成功下载到器件后,启动,在中连编和运行测试程序。首先,在提示符后输入命令进入存放文件的子目录,然后,在提示符后输入下列命令连编文件或者,最后,在提示符后输入下列命令下载并运行程序或者。实用程序通过串行端口传送可执行程序代码,然后在我们已经下载到里的系统模块上运行,如果可以观察到开发板上此时个发光二极管分为两组,每组个交替闪亮,那么扩展可用而且工作正常。扩展调试试验板上有片,有字节的容量,位数据宽度......”

下一篇
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
1 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
2 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
3 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
4 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
5 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
6 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
7 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
8 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
9 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
10 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
11 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
12 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
13 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
14 页 / 共 47
基于FPGA的嵌入式系统的设计
基于FPGA的嵌入式系统的设计
15 页 / 共 47
温馨提示

1、该文档不包含其他附件(如表格、图纸),本站只保证下载后内容跟在线阅读一样,不确保内容完整性,请务必认真阅读。

2、有的文档阅读时显示本站(www.woc88.com)水印的,下载后是没有本站水印的(仅在线阅读显示),请放心下载。

3、除PDF格式下载后需转换成word才能编辑,其他下载后均可以随意编辑、修改、打印。

4、有的标题标有”最新”、多篇,实质内容并不相符,下载内容以在线阅读为准,请认真阅读全文再下载。

5、该文档为会员上传,下载所得收益全部归上传者所有,若您对文档版权有异议,可联系客服认领,既往收入全部归您。

  • 文档助手,定制查找
    精品 全部 DOC PPT RAR
换一批