帮帮文库

doc 基于FPGA四位十进制数字频率计 ㊣ 精品文档 值得下载

🔯 格式:DOC | ❒ 页数:20 页 | ⭐收藏:0人 | ✔ 可以修改 | @ 版权投诉 | ❤️ 我的浏览 | 上传时间:2022-06-25 17:03

《基于FPGA四位十进制数字频率计》修改意见稿

1、以下这些语句存在若干问题,包括语法错误、标点使用不当、语句不通畅及信息不完整——“.....年月王钿卓兴旺基于的数字系统应用设计北京国防工业出版社,年月延明张亦华数字电路技术入门北京北京邮电大学出版社,年月王钿卓兴旺盛基于的数字系统应用设计北京国防工业出版社,年月备注以上就是在摘要里提到的第种设计,下面将介绍第二种设计。设计原理及具体方案低频信号的测量测周期法所谓频率就是在单位时间内周期信号的变化次数。若在定时间间隔内测得周期信号的重复变化次数为,则其频率为,据此,同样对于低于的信号,我们采用测周期法,时标为,其误差远远小于,故可达到指标要求高频信号的测量测频法由于我们很难得到准确的频率,故在这里我们采用等精度测量法,这样就可以不必考虑信号的精确度的影响。闸门时间不是固定值,而是被测信号周期的整数倍......”

2、以下这些语句存在多处问题,具体涉及到语法误用、标点符号运用不当、句子表达不流畅以及信息表述不全面——“.....的周期是周期的倍。周期大频率小,即当每个跳变沿产生时,的频率为的倍。为,为同理下面的这个模块功能与上述类似当接输入时,产生下面的这个模块功能与上述类似当接输入时,产生仿真图如下由上图可以看出当,的波形和的样当,的波形和样。寄存器模块仿真图当上升沿产生时,跟随变化而变化。该模块实现寄存器功能。除法模块设置这模块,是为了提高测量的准确度。将测量到的数值,由于数值太小,通过扩大定的倍数,使模块能够接受,最后输出时在缩小同样的倍数,从而输出原来的数值。译码模块仿真图如下第行为输入的数字,下面行对应数码管中显示的数字,即从左到右对应,这是共阳极数码管。当数码管中对应的二极管为时,即点亮。当第行为到时,显示为。即不显示对应的符号......”

3、以下这些语句在语言表达上出现了多方面的问题,包括语法错误、标点符号使用不规范、句子结构不够流畅,以及内容阐述不够详尽和全面——“.....等到锁存信号而清零信号则通过与信号共同产生同时对信号进行分频,个两位的信号在分频信号的驱动下不断加,等到四种片选信号,对应个数码管,从而驱动数码管的动态扫描显示。仿真图如下周期产生时,由于为有效信号,使得不产生信号。导致后面的动态扫描不进行。即清零。由于该模块涉及到计数值,数值较大,不便仿真。但经过实验检测,证明该模块设计达到要求。三信号输入器通过对信号进行不同的的次方分频,得到这三个内部自测信号,以检测频率计是够正常。通过按键来选择三个中的个信号输入以对频率计进行自检。而信号输入器的默认情况是输入外部待测信号。由于使用语句,三个按键中,优先级最高的是,然后是,最后是。由于要输入的频率信号,且对还要进行分频,但在现有的中......”

4、以下这些语句该文档存在较明显的语言表达瑕疵,包括语法错误、标点符号使用不规范,句子结构不够顺畅,以及信息传达不充分,需要综合性的修订与完善——“.....显示占空比小数点及灯信号输出分频模块寄存器模块总结这次课程设计,学到了许多东西。应该说,通过这次课程设计,让我重新熟悉的使用和自己买来的开发板。这次课程设计,完成的设计内容有,设计的频率计,可以测试的方波频率信号,并且是通过个数码管进行十进制显示。当频率超过时候,会有灯的提示。这个频率计,还可以向外输出的频率,通过实验检测,都是方波信号。不足之处是,没有通过十六进制显示。这个笔者有尝试的做了下,就是通过最后的译码部分,改变输出的表达形式。不过只能对于小于的管用,大于此频率,显示乱码。而且,不能够翻页显示。所以,最后决定,放弃十六进制显示......”

5、以下这些语句存在多种问题,包括语法错误、不规范的标点符号使用、句子结构不够清晰流畅,以及信息传达不够完整详尽——“.....七参考文献百度文库资料以前参加电子设计大赛所做的频率计资料课本附录时钟发生器案。单元电路设计整形放大电路原理图这部分,当被测信号幅值为不等时,通过两级运放,将信号电压放大到电路所需的电压值。后面再通过斯密特触发器,把被测信号正弦波,三角波整形为方波。通过对模拟电子技术的学习,知道对于上面的级运放,电压放大的倍数为。如果的电压值输入都可以,那么以上的定都行。所以,本次设计,两级运放的放大倍数分别为,这样已经可以满足实验的要求。所以,图中,。这是其版图信号整形测频电路单片机显示晶振下面开始介绍频率计的核心部分。这部分,是通过设计。二时钟发生器通过对的晶振时钟进行的分频,等到个信号。再通过此信号,通过分频,得到个的信号......”

6、以下这些语句存在多方面的问题亟需改进,具体而言:标点符号运用不当,句子结构条理性不足导致流畅度欠佳,存在语法误用情况,且在内容表述上缺乏完整性。——“.....跟随变化。中的位置,即显示的数码管位置。亮灯提示模块仿真图如下由上图可以看出,当时,不论怎样变化,输出端口当时,时时,这部分,提示对应输出的含义。五安装与调试过程设计好以上每个模块的电路后便可画出整个数字频率计的电路图,然后列出所需要的元器件清单。拿到元器件按照整体电路图安装好数字频率及的电路后,进行调试,首先分模块进行调试,在每个模块调试正确后,不规则进行联调。因为整个电路的分析是瞬态分析,故总体电路的分析需要较长时间。六结果分析测量频率范围,以上胡信号可测至的频率最大读数,闸门信号的采样时间为左右被测信号可以是正弦波三角波和方波显示方式为位十进制数显示,可显示小数点后面位满足基本要求输入为到,信号最大幅值可扩展。占空比,周期,频率,均满足要求......”

7、以下这些语句存在标点错误、句法不清、语法失误和内容缺失等问题,需改进——“.....硬件显示,测量结果处于变动现在已经可以稳定输出。占空比的测量原理是分别测出待测方波信号高电平,低电平分别通过基准信号周期的个数,然后计算出占空比。开始试了很多次,后来返现由于马虎,连错线路。现在硬件可以正常显示。有个问题是,自做的整形放大部分,并不能工作,导致只能输入方波才能显示正确的频率。整形放大部分,是通过把三角波还有正弦波,将其放大便于硬件检测到信号,同时通过斯密特触发器整形为方波信号,这样与开发板结合就能达到课设要求。不过遗憾的是,这模块并不工作。我有检查过,但就是不能把问题解决。虽然这次课程设计,并不能完全完成,但收获颇多。最重要的点是,让我所学的知识又次通过实验去检验,深化对知识的理解......”

8、以下文段存在较多缺陷,具体而言:语法误用情况较多,标点符号使用不规范,影响文本断句理解;句子结构与表达缺乏流畅性,阅读体验受影响——“.....得到信号,得到信号,得到信号,默认情况下检测外部信号小标准频率可由稳定性好,精度高的高频率晶振产生,在保证测量精度不变的前提下,提高标准信号频率,可使闸门时间缩短,即提高测试速度可实现二波形整形电路为了能测量不同电平值与波形的周期信号的频率,必须对被测信号进行放大与整形处理,使之成为能被计数器有效识别的脉冲信号。信号放大与波形整形电路的作用即在于此三程序原理图四主要各个模块的介绍分频模块因为电脑资源限制,所以笔者认为,为了能够更清楚看到上诉模块的仿真功能,建议把上面的计数数值改小为,这样易于仿真截图,但其道理和没有区别。仿真如下可见,当每个下降沿产生时,就会产生边沿跳变......”

9、以下这些语句存在多方面瑕疵,具体表现在:语法结构错误频现,标点符号运用失当,句子表达欠流畅,以及信息阐述不够周全,影响了整体的可读性和准确性——“.....并且达到了在整个测试频段的等精度测量在测量过程中,有两个计数器分别对标准信号和被测信号同时计数首先给出闸门开启信号预置闸门上升沿,此时计数器并不开始计数而是等到被测信号的上升沿到来时,计数器才真正开始计数然后预置闸门关闭信号下降沿到时,计数器并不立即停止计数,而是等到被测信号的上升沿到来时才开始结束计数,完成次测量过程设在次实际闸门时间中计数器对被测信号的计数值为,对标准信号的计数值为,标准信号的频率为,则被测信号的频率为。由推断此处省略得测量频率的相对误差由上式可看出测量频率的相对误差与被测信号频率的大小无关,仅与闸门时间和标准信号频率有关闸门时间越长,标准频率越高测频的相对误差就越产生信号产生信号对信号进行取反,得到锁存信号......”

下一篇
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
1 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
2 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
3 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
4 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
5 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
6 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
7 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
8 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
9 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
10 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
11 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
12 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
13 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
14 页 / 共 20
基于FPGA四位十进制数字频率计
基于FPGA四位十进制数字频率计
15 页 / 共 20
温馨提示

1、该文档不包含其他附件(如表格、图纸),本站只保证下载后内容跟在线阅读一样,不确保内容完整性,请务必认真阅读。

2、有的文档阅读时显示本站(www.woc88.com)水印的,下载后是没有本站水印的(仅在线阅读显示),请放心下载。

3、除PDF格式下载后需转换成word才能编辑,其他下载后均可以随意编辑、修改、打印。

4、有的标题标有”最新”、多篇,实质内容并不相符,下载内容以在线阅读为准,请认真阅读全文再下载。

5、该文档为会员上传,下载所得收益全部归上传者所有,若您对文档版权有异议,可联系客服认领,既往收入全部归您。

  • 文档助手,定制查找
    精品 全部 DOC PPT RAR
换一批