帮帮文库

doc 基于FPGA的等精度频率计的设计 ㊣ 精品文档 值得下载

🔯 格式:DOC | ❒ 页数:27 页 | ⭐收藏:0人 | ✔ 可以修改 | @ 版权投诉 | ❤️ 我的浏览 | 上传时间:2022-06-25 17:18

《基于FPGA的等精度频率计的设计》修改意见稿

1、以下这些语句存在若干问题,包括语法错误、标点使用不当、语句不通畅及信息不完整——“.....使我受益匪浅。同时本系实验室的开放也为我的设计提供了良好的设计环境。在此,对梁老师表示衷心的感谢和敬意,同时也感谢在系统设计期间给予我帮助的老师和同学,谢谢,参考文献禇振勇,齐亮设计及应用西安电子科技大学出版社年谭会生,张昌凡技术及应用西安电子科技大学出版社年卢毅,赖杰与数字电路设计科学出版社年侯伯亨,顾新硬件描述语言与数字逻辑电路设计西安电子科技大学出版社年李国刚,余俊,凌朝东基于的图形控制器的实现方法信息技术徐健,史小军嵌入式控制器实时移动算法设计和实现电子工程师刘韬数字电子系统设计与开发实例导航人民邮电出版社徐欣基于的嵌入式系统设计机械工业出版社吴继华等设计人民邮电出版社阎石数字电子技术基础高等教育出版社莫琳基于的等精度频率计的设计与实现广西大学计算机与电子信息学院李斌,陈建辉,陈维......”

2、以下这些语句存在多处问题,具体涉及到语法误用、标点符号运用不当、句子表达不流畅以及信息表述不全面——“.....达到了设计的要求。结论通过对等精度频率计的的仿真实现,并下载到中组成实际电路,表明在数字电子电路的设计中具有硬件描述能力强设计方法灵活易于修改等特点,从而简化硬件的开发和制造过程,使硬件体积大大缩小,并提高了系统的可靠性。同时在基本电路模块基础上,不必修改硬件电路,通过修改源程序,增加些新功能,满足不同用户的需要,实现数字系统硬件的软件化。随着集成电路技术的高速发展,数字系统迅速朝着更高集成度超小型化高性能高可靠性和低功耗的系统级芯片,方向发展,从而使可编程的设计逐步向高层设计转移。作为种重要的高层次设计技术,已成为当代电子设计师设计数字硬件时必须掌握的种方法。本设计采用公司的可编程芯片,使用编程语言设计等精度频率计,给出核心程序,经过硬件验证后,设计是成功的,达到预期结果,能够满足高速度高精度的测频要求。本设计可移植性好个新概念......”

3、以下这些语句在语言表达上出现了多方面的问题,包括语法错误、标点符号使用不规范、句子结构不够流畅,以及内容阐述不够详尽和全面——“.....显示控制器设计提示显示器技术规格提供的行频般在保守数据,场频般在保守数据。针对以上保守数据,设计分辨率为的显示接口如图所示,以的行频进行扫描时所需时钟频率为行周期,则场频为场周期。电平,为标准电平,。的电平在之间为黑色,为全色。图接口的时序图在中,水平同步脉冲在光栅扫描线需要回到水平开始位置也就是屏幕的左边的时候插入,垂直同步脉冲在光栅扫描线需要回到垂直开始位置也就是屏幕的上方的时候插入。复合同步脉冲是水平同步脉冲与垂直同步信号的组合。为像素数据,在没有图像投射到屏幕时插入消隐信号,当消隐有效时,信号无效。水平时序在水平时序中,包括以下几个时序参数水平同步脉冲宽度书评同步脉冲结束到水门的开始之间的宽度个视频行可视区域的宽度个完整的视频行的宽度,从水平同步脉冲的开始到下个水平同步脉冲的开始......”

4、以下这些语句该文档存在较明显的语言表达瑕疵,包括语法错误、标点符号使用不规范,句子结构不够顺畅,以及信息传达不充分,需要综合性的修订与完善——“.....伏全海,周渭种新型的高精度频率计西安电子科技大学等精度频率计资料来源资料来源附录系统整体效果图场周期图接口驱动波形仿真图接口的驱动程序的设计实现根据接口的时序图,本设计采用分辨率。部分程序如下控制行和场的扫描为系统时钟信号采集上升沿当列到达列时列归零行同步系统综合及布局布线通过综合和布局布线得到如下信息该等精度频率计系统总体占用资源为个逻辑单元,占用主芯片的个输入和输出引脚,占用主芯片的个存储单元,占用主芯片存的储单元不到。系统布局布线图如图所示。图系统综合图引脚分配系统综合及布局布线完成后便可将系统的各输入输出信号绑定到指定引脚上,再次编译通过后,便可将生成的下载文件下载到硬件当中验证其功能。其中,系统时钟引脚绑定在芯片的引脚上,待测频率信号绑定在芯片的引脚上,颜色输出分别绑定在芯片的和引脚上,其余引脚置为高阻态......”

5、以下这些语句存在多种问题,包括语法错误、不规范的标点符号使用、句子结构不够清晰流畅,以及信息传达不够完整详尽——“.....从垂直同步脉冲到下个垂直同步脉冲的开始。接口驱动波形仿真为仿真方便,此次仿真采用采用时钟输入分辨率进行。放着结果和时序基本相同。仿真波形图如图所示。行消隐行消隐图像下行图像场消隐场消隐图像下场图像行扫描时序要求像素,即输出个像素的时间间隔行同步头行图像行周期场扫描时序要求行,即输出行的时间间隔场同步头行图像稳定性好精确度高测频速度快,计达到了设计要求。和传统的频率计相比,的频率计简化了电路板的设计,提高了系统设计的实现性和可靠性,实现了数字系统硬件的软件化,这是数字逻辑设计的新趋势。致谢经过自己不断的搜索与努力以及梁老师的悉心指导和热情帮助,本设计已基本完成。在本系统的设计期间,梁老师从技术和学术思想上给予了我无微不至的指导和帮助......”

6、以下这些语句存在多方面的问题亟需改进,具体而言:标点符号运用不当,句子结构条理性不足导致流畅度欠佳,存在语法误用情况,且在内容表述上缺乏完整性。——“.....使我受益匪浅。同时本系实验室的开放也为我的设计提供了良好的设计环境。在此,对梁老师表示衷心的感谢和敬意,同时也感谢在系统设计期间给予我帮助的老师和同学,谢谢,参考文献禇振勇,齐亮设计及应用西安电子科技大学出版社年谭会生,张昌凡技术及应用西安电子科技大学出版社年卢毅,赖杰与数字电路设计科学出版社年侯伯亨,顾新硬件描述语言与数字逻辑电路设计西安电子科技大学出版社年李国刚,余俊,凌朝东基于的图形控制器的实现方法信息技术徐健,史小军嵌入式控制器实时移动算法设计和实现电子工程师刘韬数字电子系统设计与开发实例导航人民邮电出版社徐欣基于的嵌入式系统设计机械工业出版社吴继华等设计人民邮电出版社阎石数字电子技术基础高等教育出版社莫琳基于的等精度频率计的设计与实现广西大学计算机与电子信息学院李斌,陈建辉,陈维......”

7、以下这些语句存在标点错误、句法不清、语法失误和内容缺失等问题,需改进——“.....目前的品种很多,有的系列公司的系列公司的系列等,本设计使用公司的芯片。硬件描述语言诞生于年,年底,被和美国国防部确认为标准硬件描述语言。年,对进行了修订,从更高的抽象层次和系统描述能力上扩展的内容,公布了新版本的,即标准的版本简称版。现在,和作为的工业标准硬件描述语言,又得到众多公司的支持,在电子工程领域,已成为事实上的通用硬件描述语言。主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,的语言形式和描述风格与句法是十分类似于般的计算机高级语言。的程序结构特点是将项工程设计,或称设计实体可以是个元件,个电路模块或个系统分成外部或称可视部分及端口和内部或称不可视部分,既涉及实体的内部功能和算法完成部分。在对个设计实体定义了外部界面后,旦其内部开发完成后,其他的设计就可以直接调用这个实体......”

8、以下文段存在较多缺陷,具体而言:语法误用情况较多,标点符号使用不规范,影响文本断句理解;句子结构与表达缺乏流畅性,阅读体验受影响——“.....采用现场可编程门阵列设计接口可以将要显示的数据直接送到显示器,节省了计算机的处理过程,加快了数据的处理速度,节约了硬件成本另外,本系统选用的系列开发板带有接口,因此,选择作为显示模块为系统的开发带来了方便。综上所述,本设计的显示模块采用方案三。接口的原理显示适配器有多种形式,它可按照所符合的视频显示标准来分类,业界制定了多种显示标准,从最初的经历了等的发展过程。与相应的显示适配器标准相配的显示器也称之为显示器等。实际上显示器的标准主要反映在它们的接口,显示功能和行场工作频率上。显示器的扫描方式当栅扫描方式从上向下依次顺序扫描完场称逐行扫描。行用行频控制,场用场频控制。扫完行回来叫行消隐,扫完场回来叫场消隐。随机扫描方式接口标准时钟频率像素输出的频率行频场频。显示器采用光栅扫描方式......”

9、以下这些语句存在多方面瑕疵,具体表现在:语法结构错误频现,标点符号运用失当,句子表达欠流畅,以及信息阐述不够周全,影响了整体的可读性和准确性——“.....其特点及优点如下可选数字逻辑输出模块,实现混合信号输出直接数字频率合成技术采样率,位垂直分辨率,波形长度彩色液晶显示屏十种标准波形正弦波方波锯齿波脉冲噪声指数上升指数下降波心电图波直流用户自定义的任意波形丰富的调制功能调幅调频调相频移键控脉宽调制扫频突发丰富的输入输出信号波形输出,同步信号输出,外接调制源,外接基准时钟源,外触发输入,内部时钟输出多种接口内置以太网接口,支持远程控制插槽,支持存储驱动器与系列示波器无缝互联,直接获取示波器中存储的波形并无损地重现多种语言用户界面,嵌入式帮助系统配备功能强大的任意波编辑软件。基于信号发生器的以上优点,在测试中选择该信号发生器,以达到较高的测量精度。测试数据理论值测量值误差绝对误差相对误差由以上数据可得,该频率计的测量在低频率时误差较大,在高频率时误差较小,测试精度基本恒定......”

下一篇
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
1 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
2 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
3 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
4 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
5 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
6 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
7 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
8 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
9 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
10 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
11 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
12 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
13 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
14 页 / 共 27
基于FPGA的等精度频率计的设计
基于FPGA的等精度频率计的设计
15 页 / 共 27
温馨提示

1、该文档不包含其他附件(如表格、图纸),本站只保证下载后内容跟在线阅读一样,不确保内容完整性,请务必认真阅读。

2、有的文档阅读时显示本站(www.woc88.com)水印的,下载后是没有本站水印的(仅在线阅读显示),请放心下载。

3、除PDF格式下载后需转换成word才能编辑,其他下载后均可以随意编辑、修改、打印。

4、有的标题标有”最新”、多篇,实质内容并不相符,下载内容以在线阅读为准,请认真阅读全文再下载。

5、该文档为会员上传,下载所得收益全部归上传者所有,若您对文档版权有异议,可联系客服认领,既往收入全部归您。

  • 文档助手,定制查找
    精品 全部 DOC PPT RAR
换一批