帮帮文库

doc (便携式信号发生器的FPGA的设计) ㊣ 精品文档 值得下载

🔯 格式:DOC | ❒ 页数:42 页 | ⭐收藏:0人 | ✔ 可以修改 | @ 版权投诉 | ❤️ 我的浏览 | 上传时间:2022-06-25 14:29

《(便携式信号发生器的FPGA的设计)》修改意见稿

1、以下这些语句存在若干问题,包括语法错误、标点使用不当、语句不通畅及信息不完整——“.....熟练使用了各种计算机辅助设计工具完成了设计,充分掌握了这些工具的使用。该波形发生器经过硬件电路设计及仿真调试后,进行了实际电路安装调试,经测试运行可靠,性能稳定,人机接口良好,性价比高。目前,正在考虑做产品化工作。致谢在论文的完成之际,很荣幸能在这里表达我们对所有帮助和关心我的老师和亲人的衷心感谢。首先,我们要感谢我们的指导老师,在毕业设计期间,指导老师倾注了很多时间和精力来指导和帮助,同时,也得到了许多老师和同学们的帮助和支持,才得以使课题完成,在这里并致以深深的感谢。参考文献潘松,黄继业技术实用教程北京科学出版社,张昌凡,龙永红,彭涛可编程逻辑器件及设计技术广州华南工学院出版社,侯伯亨,顾新硬件描述语言与数字逻辑电路设计西安西安电子科技大学出版社,种利用技术实现的变频电源张妞,潘登电子设计应用直接数字式频率合成器的频谱特性及改善方法蒋兴才......”

2、以下这些语句存在多处问题,具体涉及到语法误用、标点符号运用不当、句子表达不流畅以及信息表述不全面——“.....分别经过相位累加器和相位控制器后控制对波形存储器数据点的提取步长和起点,即可改变输出波形的频率和相位,而波形控制位可控制输出波形为正弦波三角波方波和锯齿波。时钟处理模块完成频率变换功能,将外接晶振时钟,进行了倍频和分频处理,得到的频率,提供给模块。设计模块划分整个设计有个顶层模块,按照功能要求划分成三个功能模块,为寄存器模块处理模块时钟处理模块,其中处理模块又分为地址发生器子模块和波形数据存储子模块。如图所示图设计模块划分各模块的设计与仿真处理模块在本系统中,按照具体功能的划分,数据处理模块可分为地址发生器子模块和波形数据存储子模块。地址发生器子模块地址发生器子模块电路如图所示。顶层模块寄存器处理时钟处理地址发生器子模块波形数字存储器子模块图地址发生器模块电路地址发生器子模块包含相位累加器和相位控制器,其中相位累加器是个带有累加功能的位加法器,由和组成......”

3、以下这些语句在语言表达上出现了多方面的问题,包括语法错误、标点符号使用不规范、句子结构不够流畅,以及内容阐述不够详尽和全面——“.....用对输出信号的实际输出频率进行了测量,而液晶显示的值为实际输入预置值。输出频率的测试数据及误差如表所示。表输出频率的测试数据设置频率实测频率误差频率稳定度测量的数据如表所示表输出频率的频率稳定度测量数据频率初测频率分钟后测量频率频率稳定度表频率稳定度测量的数据误差分析输入误差引起的误差由,其中为输入频率控制字,为相位累加器长。为时钟频率,由晶体振荡器提供,稳定度很高,可忽略的误差,则输出频率主要取决与频率控制字,而是由单片机通过软件实现算法产生的,是以二进制方式传给,因相位累加器字长的限制必定产生误差,所以可以通过增加相位累加器字长减小误差,但不能完全克服。测量误差在测试中,被测正弦信号会不可避免地混入噪声,噪声信号叠加之上,使正弦波的过零点发生偏移,使频率计测量结果出现偏差。评价与展望系统测试指标均达到要求......”

4、以下这些语句该文档存在较明显的语言表达瑕疵,包括语法错误、标点符号使用不规范,句子结构不够顺畅,以及信息传达不充分,需要综合性的修订与完善——“.....谭浩强,程序设计,清华大学出版社,赵晶,高级应用,人民邮电出版社,马忠梅,籍顺心,张凯,马岩单片机的语言应用程序设计北京航空航天大学出版社,谭浩强,程序设计,清华大学出版社,王建校,杨建国,宁改娣,危建国系列单片机及程序设计科学出版社,附录顶层图内部结构图表列出了系列器件的性能特点。表系列器件的性能特点基于器件的上述优点,它能够提供片上和,功耗较低,所以这次设计选择了芯片作为处理的芯片。该芯片具有个个能够提供位个引脚和多个特殊功能输入引脚,完全能够满足设计的需要,并可为未来的升级和程序扩展提供足够的空间。特性逻辑单元,块奇偶校验总位,锁相环最大用户数差分通道的功能及外围接口的功能在本设计中,的主要功能是进行处理,生成相应频率和相位的波形此外,还完成以下功能在内部实现了锁存功能,将单片机低位地址与数据进行分离实现地址数据总线复用。在内部实现了寄存器与单片机接口......”

5、以下这些语句存在多种问题,包括语法错误、不规范的标点符号使用、句子结构不够清晰流畅,以及信息传达不够完整详尽——“.....只有通过转换电路才能将数据转换成为我们需要的波形,因此在之后要设计个转换电路。本设计使用的是位数模转换器芯片。是采用工艺实现的位转换器,中有两级锁存器,第级为输入寄存器,第二级为寄存器,数据输入有直通数字输入双缓冲输入或单缓冲输入三种工作方式。这里我们采用的是直通数字输入方式。的控制信号寄存器写选通信号数据锁存允许控制信号数据传输控制信号片选信号接低电平。的模块的位数据输出与的数据输入相连接,向输送数据。芯片设计系统结构设计和模块划分设计采用自上而下的设计方法。设计开始时先划分确定整体机构,将设计划分为若干个小模块,然后实现这些模块的功能,最后将这些模块组合起来,实现整个预定的功能。整体结构设计本设计中,芯片主要功能是完成处理。另外还完成对时钟的频率处理和提供与单片机接口的寄存器......”

6、以下这些语句存在多方面的问题亟需改进,具体而言:标点符号运用不当,句子结构条理性不足导致流畅度欠佳,存在语法误用情况,且在内容表述上缺乏完整性。——“.....高位地址线接波形与相位寄存器的偏移,从而满足后续逻辑在建立时间和保持时间上的要求具有时钟使能引脚,可以根据需要控制输入时钟的通断。可输出锁定检测信号,当锁定信号变成高电平时,就表示此时已经锁定并且具有稳定输出。本设计完成的锁相环电路符号如图图锁相环电路符号是通过工具进行调用和设置的,图图示了在中设置的倍频因子为,分频因子为。图在中设置的倍频因子和分频因子时序仿真如图图时序仿真五分频器电路五分频器电路符号如图图五分频器电路符号程序如下五分频器时序仿真如图图五分频器时序仿真系统测试与评价根据电路设计思路,画出电原理图,绘出板图,可交付制作板的厂家制作出板。为节省费用,采取开发板与和单片机教学电路板搭接而成。安装完成的硬件电路如图图安装完成的硬件电路输出波形测试调试与测试所用仪器数字万用表示波器函数信号发射器计数器该波形发生器产生波形测试结果如下......”

7、以下这些语句存在标点错误、句法不清、语法失误和内容缺失等问题,需改进——“.....设置频率,相位和波形类型。的外接晶振时钟为,这个频率的晶振在市场上比较容易买到,而部分的输入时钟频率为,对时钟用锁相环和分频器进行了倍频和分频处理,得到的频率,提供给模块。外围接口与单片机的接口单片机需要访问内的寄存器以进行对频率,相位和波形的设置。在与单片机连接时,采用了直接访问方式,直接访问方式就是将内寄存器的接口作为存储器或设备直接挂在单片机总线上,单片机以访问存储器或设备的方式操作内部寄存器。内部完成了锁存功能,将单片机低位地址与数据进行分离实现地址数据总线复用。在寻址方法上,采用了地址译码法。频率控制字寄存器为的低六位,波形与相位控制寄存器为,的高位为波形控制,可控制输出波形为正弦波方波三角波或锯齿波,的低位为相位控制。为启动新频率控制字。当单片机向这个地址写入时,新的位频率控制字被同时提供给内的模块,产生新的频率,保证频率切换时相位连续......”

8、以下文段存在较多缺陷,具体而言:语法误用情况较多,标点符号使用不规范,影响文本断句理解;句子结构与表达缺乏流畅性,阅读体验受影响——“.....它以设定的位频率控制字作为步长来进行加法运算,由原理可知,通过控制频率控制字就可以方便地控制输出频率。相位控制器是个位寄存器,它接收单片机送来的相位控制字数据并由进行寄存。当下个时钟到来时,输出寄存的频率和相位数据,对输出波形的频率和相位进行控制。相位累加器输出位的地址数据,而由于设计的波形数据存储器深度为每组波形点,存储容量有限,只能取高位作为波形的地址。位加法器电路位加法器电路符号如图所示。图位加法器电路符号程序如下位加法器时序仿真如图。图位加法器时序仿真位寄存器电路位寄存器电路如图图位寄存器电路程序如下,时钟到来时,锁存输入数据位寄存器时序仿真如图图位寄存器时序仿真相位加法器相位加法器电路符号如图图相位加法器电路符号程序如下波形数据存储子模块的设计波形电路如图,波形存放种波形,每种波形占用个地址......”

9、以下这些语句存在多方面瑕疵,具体表现在:语法结构错误频现,标点符号运用失当,句子表达欠流畅,以及信息阐述不够周全,影响了整体的可读性和准确性——“.....达到对于系统的可改进之处,下面列出几条改进建议可使用容量更大速度更快的芯片,增加查找表的深度,提高转换器的精度及速度,这样可以增加输出波形频率范围提高频率分辨率能够采集频率更高的波形,减少波形误差。可以在外部添加个转换器,以实现幅度可调。单片机还可以扩展芯片,与机的口相连,实现实时下载与更新波形。实现真正的智能仪器。这些可以作为后续设计目标,由后续者进行设计以改进。总结经过半年多的设计,终于完成了预定的设计任务,在对便携式波形发生器的研究中,本设计主要工作及成果如下所示分析了频率合成技术的基本问题,介绍了各种传统的频率合成技术。完成了便携式波形发生器的系统硬件电路设计。包括单片机主控制电路与键盘输入液晶显示等外围电路设计。通过硬件编程方式完成了芯片的功能设计。完成了单片机控制系统的软件设计。掌握了电子系统设计的流程......”

下一篇
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
1 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
2 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
3 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
4 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
5 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
6 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
7 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
8 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
9 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
10 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
11 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
12 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
13 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
14 页 / 共 42
(便携式信号发生器的FPGA的设计)
(便携式信号发生器的FPGA的设计)
15 页 / 共 42
温馨提示

1、该文档不包含其他附件(如表格、图纸),本站只保证下载后内容跟在线阅读一样,不确保内容完整性,请务必认真阅读。

2、有的文档阅读时显示本站(www.woc88.com)水印的,下载后是没有本站水印的(仅在线阅读显示),请放心下载。

3、除PDF格式下载后需转换成word才能编辑,其他下载后均可以随意编辑、修改、打印。

4、有的标题标有”最新”、多篇,实质内容并不相符,下载内容以在线阅读为准,请认真阅读全文再下载。

5、该文档为会员上传,下载所得收益全部归上传者所有,若您对文档版权有异议,可联系客服认领,既往收入全部归您。

  • 文档助手,定制查找
    精品 全部 DOC PPT RAR
换一批