帮帮文库

返回

(定稿)基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书(完整版) (定稿)基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书(完整版)

格式:word 上传:2026-03-19 04:15:46
器采用工艺进行设计,并形成核,供具有数据采集与控制反馈设计时使用。本项目所开发几个转换器是典型混合信号集成电路核,目前这类核还只能以硬核方式提供使用。但由于受数字电路与模拟电路处理信号不同传统加工工艺不同仿真工具设计方法不同以及高精度性能指标要求等方面问题,目前混合信号核在实用上也存在定距离。本项目就是在解决些混合信号核实用性方面技术及接口问题前提下,将国内混合信号核推向市场,并为今后更多模拟混合信号集成电路核开发和实用化打下良好基础。本项目主要内容转换器及核技术指标开发位和位发版图设计及验证整套设计方法和设计流程,可以在所采用工艺改变时或者根据用户所要求性能指标进行有效设计修改。④测试系统开发根据所开发转换器性能指标,对各种直流及动态指标对应测试技术进行研究,由智能仪器搭建相应测试系统设计测试适配器并开发相应测试软件,从而完成对转换器性能指标测试。转换器设计在所研制转换器基础上,进行相应硬核开发,其重点是对转换器功能及性能描述各连接端口定义硬核生成应用接口制定和复用相关要求进行研究,特别是要对核实用性功能及性能复用可靠性进行验证。本项目重点解决问题转换器总体结构设计技术转换器属于混合信号集成电路范畴,从种意义上讲它们本身就是个小系统,因此,转换器总体结构设计特别重要。其设计目是要解决精度速度面积和功耗等重要指标是否能达到问题。针对功耗精度和面积设计技术在确保转换器转换精度前提下,重点是要保证转换器功耗面积,转换器将重点对关键低位转换单元比较器时钟产生及逻辑控制和基准源等核心单元电路进行研究,转换器将主要针对基准源电路加权电流源电路和温度码产生电路进行研究。设计中要解决总体电路中单元电路之间匹配问题,有效地利用工艺提供和各种工艺参数进行包括容差分析温度性能分析和组合模型仿真等设计在内各种仿真,充分地对单元电路和总体电路进行优化。在版图设计中,针对高精度特点进行合理有效布局布线,充分估计器件失配对转换器性能指标影响。精度及速度电路设计技术针对转换器速度和精度方面设计,重点解决包括信噪比无杂波动态范围等动态参数分析方法,并通过设计来为测试提供必要测试方案及方法。版图设计过程中注意寄生参数对转换器速度及精度影响,特别是要通过全芯片后仿真来解决内部电路之间信号干扰和串扰等问题。硬核设计由于转换器是种混合信号集成电路,电路结构复杂,功能及性能指标具有模拟电路特点,就目前工具和设计水平而言,还只能以硬核方式提供给用户。但由于它功能和指标无法采用行为级方式来精确描述,因而在复用过程中会给整个仿真带来定困难。目前所能解决办法就是采用行为级方式对转换器功能进行描述,并尽可能对转换器性能进行定义,以保证核复用更加可行。在硬核设计过程中,要充分考虑目前基本还没有可行硬核设计标准和应用规范等因素。解决好模拟与数字信号之间接口信号串扰等问题,有效定义每个端口功能时序及电平要求和位置,为混合信号集成电路核建立和复用打好基础。转换器测试技术所开发转换器由于本身精度和动态参数特点,其性能指标测试比较困难,为了评估该芯片所达到性能指标并对完成获得各种特性曲线,需要建立完整转换器测试系统,开展转换器静态参数动态测试技术和动态参数测试技术研究,从而满足高速高精度转电路速度同时兼顾到转换器面积和功耗。总体设计中将完成转换器两步转换结构,确定顶层单元框图,制定满足相应性能指标分块指标参数,并根据总体要求,完成相应工艺加工接口和评估。位转换器位转换器总体设计将主要从精度和功耗上考虑,并注意到整个电路面积。基于这出发点,最合适结构应该是逐次比较结构。总体设计中将对逐次比较转换结构比较器时钟控制及逻辑电路和单元电路进行设计,从而确定顶层单元框图,制定满足相应性能指标分块指标参数,并根据总体要求,完成相应工艺加工接口和评估。位和位转换器在高速低功耗转换器领域,目前主流结构为分段电流结构,它是通过输入数码值来控制相应开关并选择对应加权电流而得到与输入数据对应电流值,从而实现
下一篇
温馨提示:手指轻点页面,可唤醒全屏阅读模式,左右滑动可以翻页。
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(1)
1 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(2)
2 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(3)
3 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(4)
4 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(5)
5 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(6)
6 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(7)
7 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(8)
8 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(9)
9 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(10)
10 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(11)
11 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(12)
12 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(13)
13 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(14)
14 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目可行性投资商业计划书.doc预览图(15)
15 页 / 共 52
预览结束,还剩 37 页未读
阅读全文需用电脑访问
温馨提示 电脑下载 投诉举报

1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。

2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。

3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。

  • Hi,我是你的文档小助手!
    你可以按格式查找相似内容哟
DOC PPT RAR 精品 全部
小贴士:
  • 🔯 当前文档为word文档,建议你点击DOC查看当前文档的相似文档。
  • ⭐ 查询的内容是以当前文档的标题进行精准匹配找到的结果,如果你对结果不满意,可以在顶部的搜索输入框输入关健词进行。
帮帮文库
换一批

搜索

客服

足迹

下载文档