帮帮文库

返回

基于VHDL的HDB3编译码器的设计 基于VHDL的HDB3编译码器的设计

格式:word 上传:2022-06-25 16:14:26

《基于VHDL的HDB3编译码器的设计》修改意见稿

1、“.....用来作为应插符号的标志。在进程中,通过条件控制开关语句完成插功能。这里使用了个技巧来实现流程的控制,即再选择语句语句中嵌套了条件判断语句语句来控制双重条件判断的执行结果。假设输入串代码,根据设计思想,输入代码与插入符号之后的关系如下插模块的实现插模块的功能是为了保证附加符号后的序列不破坏极性交替反转造成的无直流特性,即当相邻符号之间有偶数个非符号的时候,把后小段的第个变换成个非破坏符号符号。如图为实现插符号的流程图。图插符号流程图上图中插模块式这个设计遇到的个难点,因为它涉及到个由现在事件的状态决定过去事件状态的问题。其次还有如何确定是,还是的问题。重下列程序中可以看到我们是如何解决这难题的......”

2、“.....完整的程序见附录。调用库中的触发器来实现延迟作用插入符号进程用代表的脉冲是和交替变换出现的。而当连续出现两个或时,若无误码时,则可知后个定是脉冲。因而可从所接收的信码中找到码,然后根据加取代节的原则,在码前面的三位代码必然是取代码,在译码时,需要全部复原为四个连。只要找到码,不管码前面两个码元是码,还是个码,只要把它们律清零,就完成了扣和扣的功能,进而得到原来的二元信码序列。因此可实现码译码的模型如图所示图码译码器模型如图所示,双单极性变换电路由两个正负整流电路组成。正整流电路提取正电平码部分,负整流电路提取负电平部分。码检测电路包括码检测和码检测两部分。根据编码规则,脉冲必然是同极性脉冲。当无脉冲时......”

3、“.....当连续出现两个或是,若无误码,则后个定是脉冲。时钟提取电路用于提取同步时钟。扣扣电路再脉冲和同步时钟的控制下,完成扣扣的功能。由于双单极性变换电路涉及到双极性信号,无法在中实现,需加外围硬件电路。码检测模块码检测设从正整流电路输出的信号为,从负整流电路输出的信号为。码检模块的控制下,对输入的进行检测。当的上升沿到来时,对输入的脉冲进行计数,当计数值等于时,输出个脉冲作为脉冲,同时计数器清零,而且在计数期间,旦有信号为电平时,立即对计算器清零,计算器从新重零开始计数。这是因为在两个脉冲之间存在脉冲再码中,是真正同极性的,于是就可以判定第二个脉冲实际上是码,达到检测码的目的......”

4、“.....去控制个移位寄存器,若未碰到脉冲,则整流输出合成信号再时钟的节拍下,顺利通过移位寄存器,当碰到有脉冲时,该脉冲讲使移位寄存器清零。考虑到四个连,即脉冲及其前面的三个码元应为码,所以,可设置四位的移位寄存器,当码清零时,同时将移位寄存器中的四位码全变为。不管是否有脉冲,在此模块中,并清零,因而无需另设扣电路。另外移位四位寄存器起到延时四位时钟周期的作用,以使所检测出的脉冲与信号流中的脉冲位置对齐,保证清零的准确性......”

5、“.....再同步时钟的作用下,同时进行是否插的判决,等到码元重移位寄存器里出来的时候,就可以决定是应该变换成符号,还是照原码输出。因此,再程序的结果中进行元件声明,调用库里的触发器来实现延迟作用。为了使程序更清晰,用了元件例化语句,来说明信号的流向。要进行插判决,首先要知道哪个是,从前面的程序中了解到,已经用代替,用取代,从这里就表现出采用双相码的优点,它轻易地解决了和的差别。根据这个设计思想,输入代码与插后的代码关系如下编码中单双极性转换的实现根据码的编码规则,可知的极性是正负交替变换的,而余下的和看成为体且是正负交替变换的,同时满足的极性与前面的非零码极性致......”

6、“.....而单独作为组来做正负交替变换。流程图如图所示。图单双极性转换流程图程序如下单极性变双极性进程单双极性转换的硬件实现以上程序输出结果并不是的多电平变化波形,而是单极性双电平信号。事实上,以上程序输出的是给单双极性转换的硬件电路地址信号。利用个四选的数据选择器图,可以再输出端得到符合规则的变化波形。选择器特性如表所示图引脚图表的转换特性图码的编码器仿真波形基于的译码器的建模及实现根据码的编码规则,脉冲的极性必然和前面非脉冲的极性致。而当无脉冲时......”

7、“.....完成程序设计波形仿真与下载测试。正确实现编译码双极性电平可用二进制代码表示。码元速率可调。选做三使用设备计算机软件实验箱。四设计时间安排分析课题,完成编译码器的建模周周四周五编码器的编程与仿真周周至周三译码器的编程与仿真周周四周五,周周整体下载及测试周周二。设计总结及报告周周三。五基本原理码是数字基带传输中常用的码型,具有无直流分量,低频成分少,在有长连串时也能提取同步信号,缺点是编译码电路较复杂。利用进行编译码器的建模与设计,并通过来实现,能较好简化电路设计。六码的编译码器的建模与实现码的编码规则码是码的改进型,称为三阶高密度双极性码,它克服了码的长连串现象。码的编码规则为先检查消息代码二进制的连串......”

8、“.....则按照码的编码规则对消息代码进行编码若出现个或个以上连串,则将每个连小段的第个变换成与前非符号或同极性的符号,同时保证相邻符号的极性交替即记为,记为接着检查相邻符号间非符号的个数是否为偶数,若为偶,则将当前的符号的前非符号后的第个变为或符号,且的极性与前非符号的极性相反,并使后面的非符号从符号开始再交替变化。基于的编码器的建模及实现对信号进行码编码时,先依据码的编码规则进行添加破坏符号然后进行添加符号操作,最后才进行单极性信号变成双极性信号的转换。码的编码模型如图所示。图码编码器模型如上图整个码的编码器包括个功能部分添加破坏符号添加符号和单极性码转变成双极性码......”

9、“.....完成添加破坏符号添加符号工作之后,其后的和的极性还要依据编码规则的规定变换。这样做需要大量的寄存器,同时电路结构也变得复杂。因此本设计在此处把信号处理的顺序变换下首先完成添加破坏符号工作,接着执行添加符号功能,最后实现单极性变双极性的信号输出。这样做的好处是输入进来的信号和添加破坏符号添加符号功能电路中处理的信号都是单极性信号,且需要的寄存器的数目可以很少。另外,如何准备识别电路中的和,这也是个难点,因为和符号是人为标识的符号,但在电路中最终的表示形式还是逻辑电平,同时Ⅱ软件也不能像码的编码规则那样把代码串变换成码,这是因为Ⅱ软件不能处理带负号的信号,因此在软件中本设计还是利用双相码来表示......”

下一篇
温馨提示:手指轻点页面,可唤醒全屏阅读模式,左右滑动可以翻页。
基于VHDL的HDB3编译码器的设计.doc预览图(1)
1 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(2)
2 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(3)
3 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(4)
4 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(5)
5 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(6)
6 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(7)
7 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(8)
8 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(9)
9 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(10)
10 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(11)
11 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(12)
12 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(13)
13 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(14)
14 页 / 共 18
基于VHDL的HDB3编译码器的设计.doc预览图(15)
15 页 / 共 18
预览结束,还剩 3 页未读
阅读全文需用电脑访问
温馨提示 电脑下载 投诉举报

1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。

2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。

3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。

  • Hi,我是你的文档小助手!
    你可以按格式查找相似内容哟
DOC PPT RAR 精品 全部
小贴士:
  • 🔯 当前文档为word文档,建议你点击DOC查看当前文档的相似文档。
  • ⭐ 查询的内容是以当前文档的标题进行精准匹配找到的结果,如果你对结果不满意,可以在顶部的搜索输入框输入关健词进行。
帮帮文库
换一批

搜索

客服

足迹

下载文档