果可轻松放入各类文档。用该软件进行设计分析非常方便。本文在Ⅱ基础上设计电子时钟,是由数字集成电路构成用数码管显示的种现代计时器,与传统机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此广泛使用。Ⅱ是美国加州公司推出的专门用于电子线路仿真实验与设计的虚拟电子工作平台。Ⅱ是种在电子技术工程与电子技术教学中广泛应用的优秀计算机仿真软件,被公认为是最易使用,人机界面最友善的数字系统开发软件,特别适合初学者使用。设计电子钟的可行性分析选用Ⅱ软件,以计算机作为载体。通过使用Ⅱ软件,设计实现个数字电子钟。并使数字钟具有校时校分校秒及整点报时功能。掌握使用Ⅱ软件完成基本电路的设计。设计数字电子钟的条件具备,设计是可行的。第二章设计依据设计总体方案多功能数字钟电路的设计总体方案框图如图所示,由控制电路两个进制计数器个进制计数器译码器显示器和扬声器组成。控制电路控制计数器计时和扬声器报时。计数器对秒分小时进行计时,当计时到时分秒时,来个计数脉冲,则计数器清零,重新开始计时。译码器将计数器输出的码计时结果转换成十进制送到显示器。显示器显示时分秒计时结果。图总体方案框图设计原理数字电子钟由振荡器分频器计数器译码显示器报时等电路组成。其中振荡器和分频器组成标准秒信号发生器,由不同进制的计数器译码器和显示器组成计时系统。秒信号送入计数器进行计数,把累加的结果以时分秒的数字显示出来。时显示由进制计数器译码器显示器构成。分秒显示分别由进制计数器译码器显示器构成。可进行整点报时,计时出现误差时,可以用校时电路校时校分。设计目标和方法Ⅱ软件作为电子钟设计工作平台,以数字电路为设计电子钟的理论基础,按照自顶向下的层次化设计方法设计该电路,对整个系统进行方案设计和功能划分,系统的关键电路用片或几片专用集成电路实现,应用Ⅱ软件进行数字电路的设计与仿真。第三章电子钟系统设计电子钟功能分析总体规划电子钟功能分析电子钟基本功能设计目标数字钟能进行正常的时分秒计时,小时计时要求为进制循环,分和秒计时要求为进制循环。电子钟扩展功能设计目标整点报时要求逢整点报时,在即到整点时,扬声器发出最后声整点报时。校时校正时间,能够通过手动按键来调整时间,实现校时功能,具有闹钟功能。总体规划数字电子钟主干电路系统由秒信号发生器时分秒计数器译码器及显示器校时电路整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,般用石英晶体振荡器和分频器来实现。将标准秒信号送入秒计数器,秒计数器采用进制计数器,每累计秒发出个分脉冲信号,该信号将作为分计数器的时钟脉冲。分计数器也采用进制计数器,每累计分钟,发出个时脉冲信号,该信号将被送到时计数器。时计数器采用进制计时器,可实现小时的累计。通过六个显示器显示出来。整点报时电路根据计时系统的输出状态产生脉冲信号,然后去触发音频发生器实现报时。校时电路用来对时分秒显示数字进行校对调整。电子钟系统总体规划如图所示图电子钟系统总的波形显示功能,体规划使用数字电路实验课程改革的新动向。软件,可方便地在计算机上进行电路设计仿真,其电路结构及设计观念可以很容易地被修正也可方便地更换所需要的元件。通过模拟可快速地反映出所设计电路的性能。若能利用计算机辅助设计进行电路模拟与分析,则可有效地节约资源缩短产品研发的成本与时间。我能顺利的完成毕业设计,写完毕业设计论文。我必需感谢因特网,因为它为我提供了许多论文的参考资料,而且可以很方便快速的查找到相应的资料。虽然它能够提供许多,但也有另面,过度的依赖计算机因特网。人的思维能力将会退化,应该合理使用计算机及因特网。回顾总结,通过此次毕业设计论文,让我学到了许多,不止是些新的理论知识和具体的动手实践。更重要的是种思想,大的问提可以转换成小的问题解决,困难的问题通过转换成小的问题解决。相信这将会对我今后的学习工作带来帮助。这次毕业设计论文,让我认识到我缺少的很多。理论与实践都匮乏,不仅是专业知识,其它方面的知识了解的也少。在今后,需要不断的学习。不断的充实自身。在本次毕业论文中,曾遇到过不少问题,如果单靠我个人的努力,很难按时完成的,在此,我衷心感谢我的指导老师,我学到了很多东西。知道老师认真负责的工作态度,严谨的治学精神和深厚的理论水平都使我获益非浅。老师无论在理论上还是在实践中,都给予我无私帮助和悉心的教导,使我的毕业论文得以顺利地按时完成。另外,感谢学院领导班主任各位同学对我的关怀帮助,为我提供了良好的环境以及各方面的支持。参考文献曾繁泰李冰李晓林工程概论清华大学出版社,年胡立涛电子仿真实验指导书南海出版公司,年朱运利技术应用电子工业出版社,年郭勇技术高等教育出版社,年钟文耀段玉生何丽静电路设计入门与应用清华大学出版社,年崔建明电子电工仿真技术高等教育出版社,年周功明周陈深基于的数字电子钟设计与仿真中国现代教育装备,年,第期页页李伟胡荣强李涛基于的数字钟设计与实现现代电子技术,年,第期页页范春凤张柯技术在数字电路课程设计中的应用济南职业学院学报,年,第六期页页数字时钟技术的关键之是工具,工具是指以计算机为工作平台,融合了应用电子技术计算机技术智能化技术最新成果而研制成的电子设计通用工具软件,主要能进行三方面的辅助设计工作印刷电路板设计集成电路设计电子系统设计没有技术的支持,想要完成超大规模集成电路的设计是很难想象的,反过来,生产制造技术的不断进步又必将对技术提出新的要求。由于集成电路制造技术日新月异,电路的设计日趋复杂。为了能在电路实现之前,完全掌握操作环境因素如电源电压温度等对电路的影响,利用电脑辅助设计进行电路模拟与分析,并进行输入与输出信号响应的验证,可有效地节省产品开发的时间与成本。公司推出的Ⅱ软件是专门用于电子电路仿真的虚拟电子工作台软件,它是目前全球最直观最高效的软件。它的功能强大,能够提供电阻电容三极管集成电路等数十大类几千种元件,能够提供示波器万用表等十几种常用的电子仪器具有强大的电路图绘制功能,可绘制出符合标准的电子图纸它还具有强大并且结Ⅱ作设计,实验结果分析主要负责基本扩频解扩原理设计,系统整理封装,实验报告编写七参考文献樊昌信曹丽娜通信原理第六版国防工业出版社邓华通信仿真及应用实例详解人民邮电出版社,邵玉斌通信系统建模与仿真实例分析编著清华大学出版社,八附录系统总框图系统的用户由封装成用户模块,系统共提供了个用户模块。用户信息扩频调制后经信道传输,然后解调进入相关检测模块,完叠加性序列和其移位后的序列逐位模相加,所得的序列还是序列,只是相移不同而已。例如与向右移位后的序列逐位模相加后的序列为,相当于原序列向右移位后的序列,仍是序列。用公式表示为其中分别为原序列平移个元素后的序列及平移相加后得到的序列中的第个元素。二值自相关特性码位数越长越接近于随机噪声的自相关特性。序列的自相关函数计算式为其中,为码序列的最大长度,亦即序列的周期为序列码的码元宽度。可见,相关函数是个周期函数。序列发生器中,并不是任何抽头组合都能产生序列。理论分析指出,产生的序列数由下式决定其中为欧拉数即包括在内的小于并与它互质的正整数的个数。例如级移位寄存器产生的位序列只有个。该设计采用序列生成器,生成扩频序列不同的用户。序列生成器,使用相同的特征多项式,但是初始状态不同。采样般设置为信源速率的整数倍,该系统采样时间设置为。极性转换与乘法器用乘法器对将已进行极性转换的信源和扩频序列相乘,完成扩频。基本原理二进制数用,表示,在常用的正逻辑数字电路里面的形式是低电平高电平。两个二进制序列由异或门及模拟乘法器进行处理的电路及输出如图所示。图两个二进制序列通过异或门及。相关检测设计基本原理系统的载波调制方式可采用调频或调相,以调相方式应用最广。以调制为例,发端用户发射的信号为式上式中,是,域二元数据,则是调相的信号。故载波调制器就是模拟乘法器。式可写成如下形式式或式上式表明,发端的射频信号,可通过先扩频调制再载波调制式或先载波调制再扩频调制式得到,二者是等效的。与此对应,收端也有二种等效的解调方案。本实验系统采用的方案是发端先扩频调制再载波调制,收端先载波解调再扩频解调。发端个用户发射在空中的信号在时域频域完全混叠在起,收端每个用户都可收到。收端第个用户天线收到的信号式解调后的信号式经过与本地地址码相关检测后输出信号式上式中,为地址码序列周期,等于信码周期,故积分号中信码是常数可提出,得式已知序列的互相关函数为,即式代入式,根据地址码的正交性关系可得式上式中为的自相关函数峰值模拟乘法器图中,假定,是长串的连或连。模拟乘法器输入输出端有自己的正常静态偏置电平,故与前后电路必须通过隔直流电容相联。输入二进制序列经过隔直后,以模拟乘法器输入偏置电平为参考,成为负电平正电平,归化后为,即变成,变成。由图可见,除了倒相之外,两电路的输出完全相同。而倒相的差别,果可轻松放入各类文档。用该软件进行设计分析非常方便。本文在Ⅱ基础上设计电子时钟,是由数字集成电路构成用数码管显示的种现代计时器,与传统机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此广泛使用。Ⅱ是美国加州公司推出的专门用于电子线路仿真实验与设计的虚拟电子工作平台。Ⅱ是种在电子技术工程与电子技术教学中广泛应用的优秀计算机仿真软件,被公认为是最易使用,人机界面最友善的数字系统开发软件,特别适合初学者使用。设计电子钟的可行性分析选用Ⅱ软件,以计算机作为载体。通过使用Ⅱ软件,设计实现个数字电子钟。并使数字钟具有校时校分校秒及整点报时功能。掌握使用Ⅱ软件完成基本电路的设计。设计数字电子钟的条件具备,设计是可行的。第二章设计依据设计总体方案多功能数字钟电路的设计总体方案框图如图所示,由控制电路两个进制计数器个进制计数器译码器显示器和扬声器组成。控制电路控制计数器计时和扬声器报时。计数器对秒分小时进行计时,当计时到时分秒时,来个计数脉冲,则计数器清零,重新开始计时。译码器将计数器输出的码计时结果转换成十进制送到显示器。显示器显示时分秒计时结果。图总体方案框图设计原理数字电子钟由振荡器分频器计数器译码显示器报时等电路组成。其中振荡器和分频器组成标准秒信号发生器,由不同进制的计数器译码器和显示器组成计时系统。秒信号送入计数器进行计数,把累加的结果以时分秒的数字显示出来。时显示由进制计数器译码器显示器构成。分秒显示分别由进制计数器译码器显示器构成。可进行整点报时,计时出现误差时,可以用校时电路校时校分。设计目标和方法Ⅱ软件作为电子钟设计工作平台,以数字电路为设计电子钟的理论基础,按照自顶向下的层次化设计方法设计该电路,对整个系统进行方案设计和功能划分,系统的关键电路用片或几片专用集成电路实现,应用Ⅱ软件进行数字电路的设计与仿真。第三章电子钟系统设计电子钟功能分析总体规划电子钟功能分析电子钟基本功能设计目标数字钟能进行正常的时分秒计时,小时计时要求为进制循环,分和秒计时要求为进制循环。电子钟扩展功能设计目标整点报时要求逢整点报时,在即到整点时,扬声器发出最后声整点报时。校时校正时间,能够通过手动按键来调整时间,实现校时功能,具有闹钟功能。总体规划数字电子钟主干电路系统由秒信号发生器时分秒计数器译码器及显示器校时电路整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,般用石英晶体振荡器和分频器来实现。将标准秒信号送入秒计数器,秒计数器采用进制计数器,每累计秒发出个分脉冲信号,该信号将作为分计数器的时钟脉冲。分计数器也采用进制计数器,每累计分钟,发出个时脉冲信号,该信号将被送到时计数器。时计数器采用进制计时器,可实现小时的累计。通过六个显示器显示出来。整点报时电路根据计时系统的输出状态产生脉冲信号,然后去触发音频发生器实现报时。校时电路用来对时分秒显示数字进行校对调整。电子钟系统总体规划如图所示图电子钟系统总的波形显示功能,