还具有方便的并行接口可直接连接任何种位微处理器,这样给读卡器终端的设计提供了极大的灵活性。的特性如下高集成度模拟电路用于卡应答的解调和解码缓冲输出驱动器使用最少数目的外部元件连接带天线近距离操作可达支持协议的部分和经典协议采用加密算法斌含有安全的非易失性存内部密匙存储器引脚兼容于和带内部地址锁存的并行微处理器接口以及个中断申请线可编程中断处理自动检测微处理器并行接口类型字节易用的发送和接受先进先出缓存器具有多种节电模式可编程定时器唯的序列号用户可编程初始化配置面向位或字节的帧结构数字模拟和发送部分经独立引脚分别供电内部振荡缓存器石英晶体振荡器,以优化低相位偏移时钟频率滤波支持反碰撞操作。的管脚定义的管脚定义如图所示。图的管脚定义电源组成共分三组,这样数字模拟和发射模块都有独立的电源供电,电源部分包括第组,与,发送器电源电压和发送器电源地,提供和的输出能量第二组,与,数字部分电源电压和数字部分电源接地第三组,与,模拟部分电源电压和模拟部分电源接地另外,还有管脚,内部参考电压,输出内部的参考电压,且必须外接的电容。数字接口部分,芯片选择低电平有效,这是选择并激活微处理器和的接口,写选通信号低电平有效,控制数据从口写入内部寄存器的写周期,度选通信号低电平有效,将中数据读至引脚,位双向数据总线,地址锁存使能,接口类型选择或独立的地址总线。部分,接收口,接受被卡应答信号负载调制的载波和,发射口和口,输出经调制的的信号。其他,辅助输出,该引脚输出模拟测试信号,这些信号可以通过对寄存器的设置选择,中断请求源输出,接口输入,接收符合协议的串行数据流,接口输出,输出符合协议的串行数据流,复位及掉电信号,高电平时复位内部电路,晶振停止工作,内部输入输出管脚和外部隔离下沿出发内部复位程序和,晶振输入和输出。与处理器的接口的不同配置,初始化及功能的实现是通过微处理器对芯片寄存器读写控制来实现的。支持不同的微处理器接口,且可以和个人电脑的高速增强型接口直接相连,支持独立的读写选通模式,通用的读写选通模式和握手联络方式的通用读写选通信号模式,且总线方式有地址和数据总线独立或复用的两种连接方式。的匹配电路设计匹配电路包含个低通滤波器,个接收电路,天线匹配电路以及天线。系列工作于频率下,这频率产生于个石英晶体振荡器,用于驱动并且提供给天线的载波。但是除了这频率以外,它还会产生高次谐波。国际的电磁兼容规则规定,中的三次五次和高次谐波要被良好的抑制。因此,必须有个合适的滤波器过滤输出信号以满足此规定。低通滤波器由和组成,它们的取值由表给出,为了得到最好的效果,选用所有滤波器件的质量均达到或超过了表推荐的标准。接收电路如图所示,这个接收电路由和组成,其值由表给出。的内部接收电路利用卡的回应信号在副载波的双边带上都有调制这概念来进行工作的。我们使用芯片内部产生的信号作为管脚输入信号的偏置。为了稳定管脚的输出信号,必须在和地之间连接个电容。接收电路需要在和之间连接个分压电路。表滤波器和接受电路元件程序软件实现在系统编程在应用编程。单个扇区或整个擦除时间为,字节的编程时间为。嵌入式和嵌入式跟踪接口使用片内软件对任务进行实时调试,并且支持对执行代码进行高速实时跟踪。个互连的接口,带有先进的验收滤波器。多个串行接口,包括个高速接口和个接口。路位心转换器,转换时间低于。个位定时器带路捕获和路比较通道单元路输出实时时钟和看门狗。向量中断控制器,可配置优先级和向量地址。通过外部存储器接口可将存储器配置成组,每组的容量高达,数据宽度为位。多达个通用口可承受电压。多达个边沿或电平触发的外部中断引脚。通过片内可实现最大为的操作频率,设置时间为。片内晶振频率范围。个低功率模式空闲和掉电。通过外部中断将处理器从掉电模式中唤醒。可通过个别使能禁止外部功能来优化功耗。双电源操作电压范围操作电压范围,可承受电压。本章小结本章主要介绍了技术,首先概述了微处理器,简单介绍微处理器的特点以及体系结构和指令系统,接着讲解了处理器的选择,最后介绍了微处理器的结构框图和其主要特征第四章读卡器的硬件电路设计功能模块结构图本读卡器有天线部分射频读卡芯片及其接口核心板及矩阵键盘接口通信接口,共个核心加四个模块组成,如图所示。图功能结构图核心板采用了公司的芯片,其采用的是内核,封装。具有个通道,个接口,个位定时器,个外部中断,最大工作频率,片内静态和片内程序存储器。为了获得更多的存储空间,本核心电路板还扩展了。与键盘接口作为人机交互界面,利用了个位的数码管和的矩阵键盘。接口标准接口,用于调试程序与程序升级使用。总线接口采用芯片进行驱动,用来与远距离上位机进行通讯。接口接口电路采用的是芯片,近距离传输时可以选择该接口进行通信。读卡芯片采用符合标准的读卡器芯片,天线与读卡芯片相连完成对智能卡的读写操作。中央处理器射频读卡芯片串口接口总线接口显示模块矩阵键盘天线核心板本设计中采用的是公司生产的型处理器作为中央处理器。系统中处理器控制了读卡模块,时钟模块,通信模块,人机交互模块以及存储模块。射频芯片接口电路设计射频芯片部分电路由射频芯片,电源滤波部分,模拟信号滤波部分以及相应的外围电路组成,是整个读卡器电路中的核心部分,起着中央处理单元与电子标签之间的桥梁作用,因为既有模拟信号又有数字信号,与天线部分的是模拟信号,而与处理器的接口则为位并口连接,所以抗干扰设计显得尤为重要,设计的好坏直接关系工作是否正常稳定,于是把这部分电路放在最前面阐述。射频卡读写芯片的使用概述系统选用公司的作为射频卡读写核心模块,该模块是应用于的非接触式通信中高集成读写芯片系列中的员,它利用了先进的调制和解调概念完成了在下所有类型的被动非接触通信方式和协议支持的所有层内部的发送器部分不需要有源电路就能够直接驱动进操作距离的天线,操作距离可达接收部分提供个坚固而有效的解调和解码电路用于和相兼容的电子标签数据处理部分可处理符合协议的数据帧和检测和奇偶校验支持用于验证系列应答器的快速加密算法,用于经典产品如标准和产品的安全认证此外它值元置请求消息采用洪泛方式,相邻节点路由请求消息可能发生传播冲突并可能会产生重复广播,不适合网络直径大的网络。目前已有很多专家和学者对路由协议提出了很多优化策略和改进方法。本文主要介绍了路由协议在下的实现机制,并详细介绍了在下模拟和协议的方法和流程。本文在移动节点不同最大速度不同停留时间下,分别从投递率归化路由开销平均时延三方面对和协议进行了仿真,详细分析了仿真结果,评价了协议的网络性能。本文只是在下对协议进行了仿真和优化,并对仿真结果进行分析,在未来的学习中,还需要从以下几方面对路由协议进行进步的研究和学习继续分析源代码,加深对源码实现协议过程的掌握在掌握了源码实现协议的条件下,对源码进行优化和改进,并对改进的协议进行仿真,评价其性能在实际平台上实现协议,以测试的实际路由性能。参考文献郑少仁等网络技术第版北京人民邮电出版社,于宏毅等无线移动自组网第版北京人民邮电出版社,徐雷鸣,庞博,赵曜与网络模拟北京人民邮电出版社,吴功宜等计算机网络高级软件编程技术第版北京清华大学出版社,苗建松,孙丹丹,丁炜移动网络中改进的动态源路由算法研究电子科技大学学报,章卫国,戎蒙恬网络中两种路由算法的比较研究中国科技信息年第期屠梓祜,吴荣泉,钱立群无线网络路由协议的优化设计计算机工程,吴东亚,侯紫蜂,侯朝桢移动自组网协议路径缓存策略优化计算机工程与应用,周莲英,吴倩,协议路由维护的优化软件时空李文辉无线路由协议的仿真分析与协议扩展天津天津理工大学,周敬祥,李腊元网络路由协议的优化湖北武汉理工大学计算机科学与技术学院,于国良,李光松,韩文报网络中安全的动态源路由协议河南信息工程大学信息工程学院,林群艳网络中支持的路由协议研究及模拟吉林东北师范大学教育科学学院教育信息技术学系,赵富强基于簇的动态源路由协议天津天津大学电子信息学院苗建松,孙丹丹,丁炜移动网络中改进的动态源路由算法研究电子科技大学学报,,,,,,,,,,的路由缓存中查找是否有到达该目的节点的路由。若路由缓存中已包含了到达该目的节点的有效路由,则立即使用此路由发送数据分组,否则它将向所有邻居广播分组,以启动个路由发现过程来找到条到达该目的节点的可用路由。可见的路由请求机制是按需的,它不需要节点周期性的同邻居节点交换路由信息,只有源节点要发送数据分组而又为其找不到有效路由时才启动路由请求机制。节点对路由请求的处理如果接收的节点是该路由请求的目的节点,则向发起的源节点返回分组。将收到的分组的源节点地址分组中携带的源路由节点地址列表和本节点的地址按顺序排列作为源路由封装在分组中发送给源节点,并将处理后的分组删除。收到的节点检查自己是否已经包含在携带的源路由节点列表中,如果是则将分组丢弃。如果协议要求使用双向链路,节点要检查前节点是否在自己的通信范围内,如果不在则丢弃该包如果不确定则向前节点发送值为的分组,如果收到前节点回复的这表示两节点之间是双向链路,继续处理分组,否则表示两节点之间为单向链路则将分组丢弃。④接收的节点必须要还具有方便的并行接口可直接连接任何种位微处理器,这样给读卡器终端的设计提供了极大的灵活性。的特性如下高集成度模拟电路用于卡应答的解调和解码缓冲输出驱动器使用最少数目的外部元件连接带天线近距离操作可达支持协议的部分和经典协议采用加密算法斌含有安全的非易失性存内部密匙存储器引脚兼容于和带内部地址锁存的并行微处理器接口以及个中断申请线可编程中断处理自动检测微处理器并行接口类型字节易用的发送和接受先进先出缓存器具有多种节电模式可编程定时器唯的序列号用户可编程初始化配置面向位或字节的帧结构数字模拟和发送部分经独立引脚分别供电内部振荡缓存器石英晶体振荡器,以优化低相位偏移时钟频率滤波支持反碰撞操作。的管脚定义的管脚定义如图所示。图的管脚定义电源组成共分三组,这样数字模拟和发射模块都有独立的电源供电,电源部分包括第组,与,发送器电源电压和发送器电源地,提供和的输出能量第二组,与,数字部分电源电压和数字部分电源接地第三组,与,模拟部分电源电压和模拟部分电源接地另外,还有管脚,内部参考电压,输出内部的参考电压,且必须外接的电容。数字接口部分,芯片选择低电平有效,这是选择并激活微处理器和的接口,写选通信号低电平有效,控制数据从口写入内部寄存器的写周期,度选通信号低电平有效,将中数据读至引脚,位双向数据总线,地址锁存使能,接口类型选择或独立的地址总线。部分,接收口,接受被卡应答信号负载调制的载波和,发射口和口,输出经调制的的信号。其他,辅助输出,该引脚输出模拟测试信号,这些信号可以通过对寄存器的设置选择,中断请求源输出,接口输入,接收符合协议的串行数据流,接口输出,输出符合协议的串行数据流,复位及掉电信号,高电平时复位内部电路,晶振停止工作,内部输入输出管脚和外部隔离下沿出发内部复位程序和,晶振输入和输出。与处理器的接口的不同配置,初始化及功能的实现是通过微处理器对芯片寄存器读写控制来实现的。支持不同的微处理器接口,且可以和个人电脑的高速增强型接口直接相连,支持独立的读写选通模式,通用的读写选通模式和握手联络方式的通用读写选通信号模式,且总线方式有地址和数据总线独立或复用的两种连接方式。的匹配电路设计匹配电路包含个低通滤波器,个接收电路,天线匹配电路以及天线。系列工作于频率下,这频率产生于个石英晶体振荡器,用于驱动并且提供给天线的载波。但是除了这频率以外,它还会产生高次谐波。国际的电磁兼容规则规定,中的三次五次和高次谐波要被良好的抑制。因此,必须有个合适的滤波器过滤输出信号以满足此规定。低通滤波器由和组成,它们的取值由表给出,为了得到最好的效果,选用所有滤波器件的质量均达到或超过了表推荐的标准。接收电路如图所示,这个接收电路由和组成,其值由表给出。的内部接收电路利用卡的回应信号在副载波的双边带上都有调制这概念来进行工作的。我们使用芯片内部产生的信号作为管脚输入信号的偏置。为了稳定管脚的输出信号,必须在和地之间连接个电容。接收电路需要在和之间连接个分压电路。表滤波器和接受电路元