1、“.....变为砂质泥岩 灰白色坚硬下部有时变为粗粒全区普遍发育 石 深灰色砂质泥岩 不可采区全区普遍赋存 黑色泥岩 灰白色细砂岩有时变为砂质泥岩 深灰色有时下部变为泥岩 灰白色细砂岩局部变为中砂岩 深灰色砂质泥岩 较稳定煤层全区大部分可采 灰白色 本区不可采 深灰色夹有薄层细砂岩含植物化石 光亮型煤本区不可采 深灰色有时变为泥岩 灰白色风化面呈棕黄色全区普遍发育但厚度不稳定 深灰色有时变为细砂岩 较稳定煤层区内部可采中间夹有薄层矸砾石 下 石 盒 子 组 砂质泥岩 黑灰色上部含炭质中部加薄层砂岩下部含植物化石 中砂岩 灰黄色有时变为粗砂岩风化后呈黄绿色厚度变化较大 深灰色中间......”。
2、“.....本矿井煤层和煤层均为不 易自燃煤层,自燃倾向性等级均为三级年月山西省煤炭工业局综合 细砂岩 黄绿色细砂岩局部含有井瓦斯绝对瓦斯涌出量为其中风排量,抽 采量,相对瓦斯涌出量为二氧化碳绝对涌出量为 ,相对涌出量为,为高瓦斯矿井。无煤与瓦斯突出现象。 根井瓦斯绝对瓦斯涌出量为其中风排量,抽 采量,相对瓦斯涌出量为二氧化碳绝对涌出量为 ,相对涌出量为,为高瓦斯矿井。无煤与瓦斯突出现象。 根据年月山西省煤炭工业局综合测试中心提交的晋煤检 号鉴定报告,本矿井煤层和煤层均为不 易自燃煤层......”。
3、“.....分,秒计时电路图图十二小时制计数器.设计个分频晶振电路利用晶体振荡器与如图.图双六十计数器.利用设计个十二小时制计数器如图所示数器。译码驱动电路译码驱动电路将计数器输出的码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流......”。
4、“.....本设计提供的为数码管。.数字钟的基本工作原理晶体振荡器电路图所示电路中,非门与晶体电容和电阻构成晶体振荡器电路,实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电阻为非门提供偏置,使电路工作于放大区域,即非门的功能近似于个高增益的反相放大器。电容与晶体构成个谐振型网络,完成对振荡频率的控制功能,由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。图晶体振荡器分频器电路通常,数字钟的晶体振荡器输出频率较高,为了得到的秒信号输入,需要对振荡器的输出如图图整点报时电路六总接线元件布局简图总接线元件布局简图要求具有小时制数字钟计数器,并具有整点报时功能分与时的校时功能......”。
5、“.....按图接线,开关处悬空,通过对依次进行接地和高电平,检测数码管能否从到正常显示。在接线过程中边接线边测试,但是到结果,由于将他们的接地端与接高电平端全部连在起,导致电压输入时互相影响显示不正常,要经手碰后才会正常显示,所以在接线时,不可操之过急,要步步到位。还有在测试单个数码管时,中间有个显示,且不管怎么调试等,始终是保持不变,最后经详细检查,是将的端即与端接到低电平。经查阅,当接低电平时为灯测试,测试数码管显示为。所以要求接线时要个个步骤的来,但接地与高电平端最好事先接好。六进制计数器的设计与制作在第次接六进制时,结果接入晶振时只显示,没有跳动,因为有其它芯片剩余......”。
6、“.....结果跳跃正常,估计是芯片问题。将线路接回到该芯片上时,又出现类似情况,所以用万用表测试其连接线路,结果测的两芯片的引脚不同,但线却是相通的,所以只是芯片未插到面包板的孔里,因为面包板的引脚孔方向不致,有些向里,有些向外,所以在插芯片时,应将各引脚按面包孔的位向掰好再插进去,为提高以后接线的准确率以及减少些不必需的错误,最好在芯片插进去后,用万用表逐个检查其引脚到引脚孔相通的孔进行测试,若有电阻的,表示“通”。若没有,则检查引脚孔的座向问题,如此检查好以后,如果接线结果再遇到问题,可以只查线路的正确与否或者考虑芯片内部已坏掉,般芯片坏掉的几率很低,这个方法很管用,因为刚开始结果不能正常出来的电路经如此检查后......”。
7、“.....包括后面的六十进制与十二进制。校时电路由于对校时电路的原理没有了解,所以校时电路的设计与制作花了很长时间,内部电路早早接好,却对校时的概念不了解。不知道下步该怎么做,最后通过同学了解了以后,却出现时能校时但分不能校时的情况,最后检查得,秒上的信号输入未接,所以导致秒的跳动频率很大,因此导致分跳动的频率几乎与分钟校时时所跳动的频率致,因此误以为分钟没有校时功能。报时电路由于该电路中接线与结果顺利,没有发现问题。.设计体会在做设计电路时,般都是先做仿真实验,待结果出来正确后,才进行实际接线。但是有些电路的仿真过程中与实际接线过程中有很大的区别,而且在仿真电路中不能实现的方法或有缺陷的方法在实际电路中却可以实现......”。
8、“.....所以我觉得设计个电路不应单单从仿真着手,不同的方法或许在仿真中不能实现,但是你可以尝试调试将其用到实际电路中,或许有以外的收获,就如,它本身就是个十进制计数电路,在实际接线中只须将它的端与端相连即可,但是这种方法用到仿真里就不能实现,再如晶振分频电路,在仿真过程中的晶振产生的跳动频率还是很懂,但是实际电路中,的频率就足以把它比下去了。所以,做设计电路时,应将仿真与实际区别开来。.设计建议因为在本次课程设计中,老师已将参考电路给我们,所以在顾着接线的同时,却将原理抛到脑后,所以我希望以后老师在给我们参考电路的同时,能够为我们分析下电路的原理以及怎样运用原理设计这样个电路,让同学们能够发挥所学知识......”。
9、“.....这样就能够在设计过程穴道更多的东西。而且我希望老师在我们线路错误十能够稍微指点下,或者讲解下会出现这种错误的原因,这样我们就能边学边用,在下次接线时避免犯类似的错误。电路的校正电路,其中与非门可选为等。另外,在对分进行校时时应不影响时计数器的现状态,即当分校时时,如果产生进位应该不影响时计数的计数或不产生进位作用,因此,可用分校时时触发器的输出状态来封锁进位输入信号。正好为输入的与或非门,多出的输入端可作为封锁信号输入之用。整点报时电路当时间在分秒到分秒期间时开始报时,当时间在分秒到分秒期间时,分十位分个位和秒十位均保持不变,分别为和,因此可将分计数器十位的和个位的和及秒计数器十位的和相与,从而产生报时控制信号。报时电路可选来构成......”。
YC1090货车驱动桥的结构设计说明书.doc
YC1090货车驱动桥的总装配图.dwg
(CAD图纸)
半轴.dwg
(CAD图纸)
桥壳.dwg
(CAD图纸)
主动齿轮.dwg
(CAD图纸)