帮帮文库

返回

毕业设计FPGA_DSP嵌入式系统设计(3) 毕业设计FPGA_DSP嵌入式系统设计(3)

格式:word 上传:2025-11-30 14:29:08
注意确认模块的窗口指示作为器件。点击按钮,显示如图所示的编译过程的进展。图在指令窗口编译的进展当生成成功地完成时,个新的库窗口将弹出,显示个带有相应数量输入和输出的编译模块,如图所示。图在新的窗口打开的编译模块拷贝编译模块到设计模型中,如图所示连接它。连接演示板,接通电源,选择信源,运行仿真,观察输出,检查结果如图和图所示。图准备硬件在环路仿真的完全设计模型连接硬件的演示板,接通电源选择信源。运行仿真。注意仿真结果应该如同图和图所示的形状,观察硬件演示板输出的类似结果,与模块的结果比较。图在频谱屏幕上和硬件的输出图在显示屏幕上和硬件的输出选择信源时,运行仿真的结果以图和图。图信源为的频谱仿真结果图信源为的波形仿真结果选择信源时,运行仿真的结果以图和图。图信源为的频谱仿真结果图信源为的波形仿真结果保存设计模型,关闭。问题答案,将和结合在译为原理图设计中可能出现的数量在最优化原始的代码过程中应用了综合工具的自动技术如机械编码类型自动插入,从而使设计更有效率。使用就可以在设计过程中对进行仿真为级或设计文件转化成门级表示文件。可以使用其中的任意个软件来完成这个任务。这些工具可以将综合成门级的设计实现通过消除对每个门的定义,减少了设计时间减少了手工将硬件说明翻和的。这两个工具都可以将上步使用和完成的设计的顶层和附加的子文件行是的定点算法,所以用户可以创建自己的基于类的库元件,在设计中它会被当作黑箱处理。有两种可以实现综合的工具的化了的核模型。中的模块,有的可以直接映射到硬件,有的对应着核。它们中每个都可以根据设计要求更改参数,支持双精度和定点的算法。这个模块集是个可以外部扩展的库,使用的它可以自动生成语言测试向量以及可以使仿真的文件。为了得到最佳的性能密度和可预测性,还会自动将特定的设计模块映射成高度优存储器数学函数转换器延时线等等。这些预先定义好的模块保证了实现时的位和周期的正确。使用是公司的的个模块集,它是的个插件,其中设置了特有的功能的核,包括了基本函数和逻辑算符,如评估系统的性能,提高设计水平建立模拟数字或数模混合的信号系统,控制逻辑器件与的结合与紧密结合,建立数据驱动行为的模型广泛利用库。评估系统的性能,提高设计水平建立模拟数字或数模混合的信号系统,控制逻辑器件与的结合与紧密结合,建立数据驱动行为的模型广泛利用库。是公司的的个模块集,它是的个插件,其中设置了特有的功能的核,包括了基本函数和逻辑算符,如存储器数学函数转换器延时线等等。这些预先定义好的模块保证了软件上个重要的代表是系列软件包,主要包括公司的和公司的负责系统级设计公司的或公司的做综合公司的负责仿真公司的负责硬件实现。图表示使用设计算法的流程。在硬件方面,公司推出最新的系列芯片。它内置了个的高性能组合乘法器,支持高达的数据率,内部固化了并行的数据模型。它的密度达到千万系统门,可以运行。大大超出了当今通用芯片的性能的高端芯片的定点系列只能达到。设计方法和硬件结构上的改进使在上的应用前景变得光明起来。图系统中实现的设计流程图公司同它的合作者联合提出了解决方案,它在系统结构设计和基于的系统硬件实现之间建立起座桥梁。同模型工具结合,可以参数化最优化算法。它可以自动从行为级的系统模型转换到实现,其间不再需要手工重设,大大节省了开发时间并降低了出错概率。通过软件,用户可以在函数的算法性能节能硅片面积中进行选取,可以快速地分析出它的运算速度和花费。图基于模型的设计过程支持用户在同个设计的不同部分创建自定义的字长。支持不同的比特数流水线程度和实现的选择方法。对于些需要更多比特数来表示精度的通道,只要更改的参数,软件就会自动适应新的数据配置。的配置灵活,用户可以根据需要进行设置若全部使用并行结构就可以达到最大的数据吞吐量,也可以由于降低了系统时钟而节省能源相反的,若全部使用串行结构则会使硅面积最小,节省花费,但同时仍能够得到相当的性能。作为线性系统的种分析和仿真工具,在工程和计算科学上有着广泛的应用。它建立在向量数组和矩阵的基础上,结合了可视化的数学计算和强大的技术语言。内建的接口可以从指令文件外部数据库和程序中迅速得到数据。作为的个工具箱,在整个的设计中起着举足轻重的作用。
下一篇
温馨提示:手指轻点页面,可唤醒全屏阅读模式,左右滑动可以翻页。
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(1)
1 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(2)
2 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(3)
3 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(4)
4 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(5)
5 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(6)
6 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(7)
7 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(8)
8 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(9)
9 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(10)
10 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(11)
11 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(12)
12 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(13)
13 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(14)
14 页 / 共 55
【毕业设计】FPGA_DSP嵌入式系统设计.doc预览图(15)
15 页 / 共 55
预览结束,还剩 40 页未读
阅读全文需用电脑访问
温馨提示 电脑下载 投诉举报

1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。

2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。

3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。

  • Hi,我是你的文档小助手!
    你可以按格式查找相似内容哟
DOC PPT RAR 精品 全部
小贴士:
  • 🔯 当前文档为word文档,建议你点击DOC查看当前文档的相似文档。
  • ⭐ 查询的内容是以当前文档的标题进行精准匹配找到的结果,如果你对结果不满意,可以在顶部的搜索输入框输入关健词进行。
帮帮文库
换一批

搜索

客服

足迹

下载文档