帮帮文库

返回

(终稿)基于标准CMOS工艺的ADCDACIP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料(正本) (终稿)基于标准CMOS工艺的ADCDACIP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料(正本)

格式:word 上传:2026-02-21 08:35:28
,其性能指标测试比较困难,为了评估该芯片所达到性能指标并对完成获得各种特性曲线,需要建立完整转换器测试系统,开展转换器静态参数动态测试技术和动态参数测试技术研究,从而满足高速高精度转换器测试要求。四技术趋势用于高性能开发转换器核技术发展趋势是基于标准与微处理器接口和应用方便等特点。所开发转换器采用工艺进行设计,并形成核,供具有数据采集与控制反馈设计时使用。本项目所开发几个转换器是典型混合信号集成电路核,目前这类核还只能以硬核方式提供使用。但由于受数字电路与模拟电路处理信号不同传统加工工艺不同仿真工具设计方法不同以及高精度性能指标要求等方面问题,目前混合信号核在实用上也存在定距离。本项目就是在解决些混合信号核实用性方面技术及接口问题前提下,将国内混合信号核推向市场,并为今后更多模拟混合信号集成电路核开发和实用化打下良好基础。本项目主要内容转换器及核技术指标开发位和位转换器并形成核,其主要技术指标为位转换器工作电压转换时间线性误差。位转换器工作电压转换时间线性误差。开发位和位转换器并形成核,其主要技术指标为位转换器工作电压转换速率线性误差无杂散动态范围。位转换器工作电压转换速率线性误差无杂散动态范围。电路设计测试主要内容转换器总体结构设计单元电路指标和单元电路间内部接口确定单元电路设计总体电路设计电路功能及性能验证电路设计评审单元电路版图设计总体版图设计版图验证和后仿真版图评审设计开发确认完成Ⅱ版图文件。芯片总体结构设计转换器就目前转换器而言,精度不同采样率不同,所采用总体结构是完全不同。对于精度位转换器,其主要结构为全并行结构也叫做结构,这种结构优点是采样率高,缺点是面积和功耗均较大对于精度为位位转换器,其主要结构有流水线结构和逐次比较结构,其中流水线结构是目前高速中高精度转换器典型结构,具有速度快功耗低优点,但缺点是存在流水线延迟数据锁存电路编码电路和转换器等组成。这两类器件都属于混合信号处理电路,通常作为数字化系统接口电路,可广泛用于通信系统数据采集系统和控制系统中,也是中不可缺少重要组成部分。转换器具有集成度高电路功能复杂特点,同时根据使用要求,其转换精度高速度快,在种程度上讲是种通用型器件,具有能与微处理器接口和应用方便等特点。所开发转换器采用工艺进行设计,并形成核,供具有数据采集与控制反馈设计时使用。本项目所开发几个转换器是典型混合信号集成电路核,目前这类核还只能以硬核方式提供使用。但由于受数字电路与模拟电路处理信号不同传统加工工艺不同仿真工具设计方法不同以及高精度性能指标要求等方面问题,目前混合信号核在实用上也存在定距离。本项目就是在解决些混合信号核实用性方面技术及接口问题前提下,将国内混合信号核推向市场,并为今后更多模拟混合信号集成电路核开发和实用化打下良好基础。本项目主要内容转换器及核技术指标开发位和位转换器并形成核,其主要技术指标为位转换器工作电压转换时间线性误差。位转换器工作电压转换时间线性误差。开发位和位转换器并形成核,其主要技术指标为位转换器工作电压转换速率线性误差无杂散动态范围。位转换器工作电压转换速率线性误差无杂散动态范围。电路设计测试主要内容转换器总体结构设计单元电路指标和单元电路间内部接口确定单元电路设计总体电路设计电路功能及性能验证电路设计评审单元电路版图设计总体版图设计版图验证和后仿真版图评审设计开发确认完成Ⅱ版图文件。芯片总体结构设计转换器就目前转换器而言,精度不同采样率不同,所采用总体结构是完全不同。对于精度位转换器,其主要结构为全并行结构也叫做结构,这种结构优点是采样率高,缺点是面积和功耗均较大对于精度为位位转换器,其主要结构有流水线结构和逐次比较结构,其中流水线结构是目前高速中高精度转换器典型结构,具有速度快功耗低优点,但缺点是存在流水线延迟逐次比较结构是种适合于不同精度转换器结构,但在位位用得更多些,这种结构具有精度高功耗低和面积小优点,但也存在转换速度慢问题另外,对于位转换器也可采用两步转换结构,这种结构具有速度快面积小优点,同时流水线延迟也较小。由于是种将多个核组合成个系统芯片,对面积功耗要求应放在首位,而采样率放在次要地位。因此,本项目中两个转换器将分别采用如下结构进行总体设计。位转换器从满足高速设计需要考虑,将采用速度较快两步转换结构,即保路数据锁存电路编码电路和转换器等组成。这两类器件都属于混合信号处理电路,通常作为数字化系统接口电路,可广泛用于通信系统数据采集系统和控制系统中,也是中不可缺少重要组成部分。转换器具有集成度高电路功能复杂特点,同时根据使用要求,其转换精度高速度快,在种程度上讲是种通用型器件,具有能与微处理器接口和应用方便等特点。所开发转换器采用工艺进行设计,并形成核,供具有数据采集与控制反馈设计时使用。本项目所开发几个转换器是典型混合信号集成电路核,目前这类核还只能以硬核方式提供使用。但由于受数字电路与模拟电路处理信号不同传统加工工艺不同仿真工具设计方法不同以及高精度性能指标要求等方面问题,目前混合信号核在实用上也存在定距离。本项目就是在解决些混合信号核实用性方面技术及接口问题前提下,将国内混合信号核推向市场,并为今后更多模拟混合信号集成电路核开发和实用化打下良好基础。本项目主要内容转换器及核技术指标开发位和位转换器并形成核,其主要技术指标为位转换器工作电压转换时间线性误差。位转换器工作电压转换时间线性误差。开发位和位转换器并形成核,其主要技术指标为位转换器工作电压转换速率线性误差无杂散动态范围。位转换器工作电压转换速率线性误差无杂散动态范围。电路设计测试主要内容转换器总体结构设计单元电路指标和单元电路间内部接口确定单元电路设计总体电路设计电路功能及性能验证电路设计评审单元电路版图设计总体版图设计版图验证和后仿真版图评审设计开发确认完成Ⅱ版图文件。芯片总体结构设计转换器就目前转换器而言,精度不同采样率不同,所采用总体结构是完全不同。对于精度位转换器,其主要结构为全并行结构也叫做结构,这种结构优点是采样率高,缺点是面积和功耗均较大对于精度为位位转换器,其主要结构有流水线结构和逐次比较结构,其中流水线结构是目前高速中高精度转换器典型结构,具有速度快功耗低优点,但缺点是存在流水线延迟逐次比较结构是种适合于不同精度转换器结构,但在位位用得更多些,这种结构具有精度高功耗低和面积小优点,但也存在转换速度慢问题另外,对于位转换器也可采用两步转换结构,这种结构具有速度快面积小优点,同时流水线延迟也较小。由于是种将多个核组合成个系统芯片,对面积功耗要求应放在首位,而采样率放在次要地位。因此,本项目中两个转换器将分别采用如下结构进行总体设计。位转换器从满足高速设计需要考虑,将采用速度较快两步转换结构,即保证电路速度同时兼顾到转换器面积和功耗。总体设计中将完成转换器两步转换结构,确定顶层单元框图,制定满足相应性能指标分块指标参数,并根据总体要求,完成相应工艺加工接口和评估。位转换器位转换器总体设计将主要从精度和功耗上考虑,并注意到整个电路面积。基于这出发点,最合适结构应该是逐次比较结构。总体设计中将对逐次比较转换结构比较器时钟控制及逻辑电路和单元电路进行设计,从而确定顶层单元框图,制定满足相应性能指标分块指标参数,并根据总体要求,完成相应工艺加工接口和评估。位和位转换器在高速低功耗转换器领域,目前主流结构为分段电流结构,它是通过输入数码值来控制相应开关并选择对应加权电流而得到与输入数据对应电流值,从而实现数字信号向模拟信号转换。对于位转换器将采用两段结构,而对于位转换器,将采用两段电流结构。总体设计就是要对这两种转换器顶层结构进行设计,制定满足相应性能指标分块指标参数,并根据总体要求,完成相应工艺加工接口和评估。芯片单元电路设计版图设计与总体设计针对所选定工艺将分别完成转换器芯片中单元电路设计,并根据总体设计所确定分块技术指标来对单元电路进行仿真和优化。转换器将首先完成转换器中基准源低位及转换单元比较器时钟及逻辑控制电路和输出驱动电路设计,要求单元电路指标按照总体设计所确定指标进行。并在此基础上完成总体电路设计,确保指标全面达到用户要求。然后完成单元电路版图设计和总体版图拼接,并最终完成总体版图验证及后仿真。转换器将首先完成转换器中数字输入锁存电路温度码产生电路参考源电路加权电流源电路和时序控制电路等进行单元电路设计仿真,并在此基础上完成总体电路设计和性能指标优化。然后完成单元电路版图设计和总体版图拼接,并最终完成总体版图验证及后仿真。建立转换器设计平台根据转换器混合信号集成电路开发特点,基于标准工艺提供和系统设计环境,以完整转市场分析市场前景随着微电子技术的飞速发展,集数模混合信号处理电路为体的高性能系统芯片将成为下代集成电路的主流。越来越多的工业控制系统通信系统和家用智能系统都会不同程度地使用这样的高性能集成芯片,以提高系统的性能功效和可靠性,增强产品的竞争力,降低系统的成本,缩小系统的体积,提高产品的竞争能力。在复用过程中会给整个仿真带来定困难。目前所能解决办法就是采用行为级方式对转换器功能进行描述,并尽可能对转换器性能进行定义,以保证核复用更加可行。在硬核设计过程中,要充分考虑目前基本还没有可行硬核设计标准和应用规范等因素。解决好模拟与数字信号之间接口信号串扰等问题,有效定义每个端口功能时序及电平要求和位置,为混合信号集成电路核建立和复用打好基础。转换器测试技术所开发转换器由于本身精度和动态参数特点,其性能指标测试比较困难,为了评估该芯片所达到性能指标并对完成获得各种特性曲线,需要建立完整转换器测试系统,开展转换器静态参数动态测试技术和动态参数测试技术研究,从而满足高速高精度转换器测试要求。四技术趋势用于高性能开发转换器核技术发展趋势是基于标准与微处理器接口和应用方便等特点。所开发转换器采用工艺进行设计,并形成核,供具有数据采集与控制反馈设计时使用。本项目所开发几个转换器是典型混合信号集成电路核,目前这类核还只能以硬核方式提供使用。但由于受数字电路与模拟电路处理信号不同传统加工工艺不同仿真工具设计方法不同以及高精度性能指标要求等方面问题,目前混合信号核在实用上也存在定距离。本项目就是在解决些混合信号核实用性方面技术及接口问题前提下,将国内混合信号核推向市场,并为今后更多模拟混合信号集成电路核开发和实用化打下良好基础。本项目主要内容转换器及核技术指标开发位和位转换器并形成核,其主要技术指标为位转换器工作电压转换时间线性误差。位转换器工作电压转换时间线性误差。开发位和位
下一篇
温馨提示:手指轻点页面,可唤醒全屏阅读模式,左右滑动可以翻页。
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(1)
1 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(2)
2 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(3)
3 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(4)
4 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(5)
5 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(6)
6 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(7)
7 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(8)
8 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(9)
9 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(10)
10 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(11)
11 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(12)
12 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(13)
13 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(14)
14 页 / 共 52
基于标准CMOS工艺的ADCDAC IP核开发集成电路产业研究与开发专项资金项目立项申报可行性材料.doc预览图(15)
15 页 / 共 52
预览结束,还剩 37 页未读
阅读全文需用电脑访问
温馨提示 电脑下载 投诉举报

1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。

2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。

3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。

  • Hi,我是你的文档小助手!
    你可以按格式查找相似内容哟
DOC PPT RAR 精品 全部
小贴士:
  • 🔯 当前文档为word文档,建议你点击DOC查看当前文档的相似文档。
  • ⭐ 查询的内容是以当前文档的标题进行精准匹配找到的结果,如果你对结果不满意,可以在顶部的搜索输入框输入关健词进行。
帮帮文库
换一批

搜索

客服

足迹

下载文档