帮帮文库

返回

毕业设计_基于FPGA的数字钟的设计.doc文档60页原创精品 毕业设计_基于FPGA的数字钟的设计.doc文档60页原创精品

格式:word 上传:2022-06-25 03:04:27

《毕业设计_基于FPGA的数字钟的设计.doc文档60页原创精品》修改意见稿

1、“.....具有时间日期显示功能,以小时循环计数具有校时跑表以及任意时刻闹钟功能。本设计采用技术,以硬件描述语言为系统逻辑描述手段设计文件,在工具软件环境下,采用自顶向下的设计方法,由各个基本模块共同构建了个基于的数字钟。系统主要由主分频模块控制模块时间及其设置模块时间显示动态位选模块显示模块秒表模块日期显示与设置模块闹钟模块等个模块组成。本系统能够完成日期和时间的分别显示,由按键输入进行数字钟的校时清零启停功能。关键词数字钟......”

2、“.....而且是产品的性能越来越强,复杂程度越来越高,更新步伐越来越快。支撑信息电子产品高速发展的基础就是微电子制造工艺水平的提高和电子产品设计开发技术的发展。前者以微细加工技术为代表,而后者的代表就是电子设计自动化,技术。技术就是以计算机为工具,设计者在软件平台上,用硬件描述语言完成设计文件,然后由计算机自动地完成逻辑编译化简分割综合优化布局布线和仿真,直至对于特定目标芯片的适配编译逻辑映射和编程下载等工作。技术的出现,极大地提高了电路设计的效率和可操作性,减轻了设计者的劳动强度......”

3、“.....为数字系统的设计带来了极大的灵活性。这些器件可以通过软件编程而对其硬件结构和工作方式进行重构,从而使得硬件的设计可以如同软件设计那样方便快捷。这切极大地改变了传统的数字系统设计方法设计过程和设计观念,促进了技术的迅速发展。本设计采用的是目前应用最为广泛的硬件描述语言,能支持算法级,寄存器级,逻辑级,开关级系统级和版图级等各个层次的设计和描述进行设计最大的优点是其工艺无关性,这使得工程师在功能设计,逻辑验证阶段可以不必过多考虑门级及工艺实现的具体细节,只需根据系统设计的要求施加不同的约束条件,即可设计出实际电路,因此在实际应用中越来越广泛。是专用的系统集成电路,是种带有逻辑处理的加速处理器。而是特殊的芯片,与其他的芯片相比......”

4、“.....北方民族大学学士学位论文基于的电子钟的设计第页共页钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警定时启闭电路定时开关烘箱通断动力设备,甚至各种定时电气的自动启用等,所有这些都是以钟表数字化为基础的。近些年,随着科技的发展和社会的进步,人们对数字钟的要求也越来越高,传统的时钟已不能满足人们的需求,因此研究数字钟以及扩大其应用有着非常现实的意义。课题研究的内容本设计主要研究基于的数字钟,要求时间可以小时制或小时制,显示时间和日期。具有校时以及整点报时任意时刻闹钟跑表等功能,可以对时间及日期进行单独校对,使其校正到标准时间......”

5、“.....其包括分频模块,时钟主控制模块,时间及其设置模块,时间显示动态位选模块,显示模块,跑表模块,日期显示与设置模块及闹钟模块,该系统顶层电路如图所示。图数字钟顶层电路图北方民族大学学士学位论文基于的电子钟的设计第页共页数字钟的工作原理按键消抖动可编程逻辑器件功能键功能键功能键显示模块图数字钟整体框图功能键用来选择不同的工作模式时间正常显示功能时间调整与显示秒表功能闹钟设置与查看日期显示日期调整与设置。调整键主要用于闹钟设置日期显示与调整秒表时间调整与设置中的位置选择按钮,与功能键配合使用。号键功能模式,即时间调整与设置时,用作时分秒的移位,按下,将会实现时分秒的依次移位,便于在特定位置进行调整号键功能模式,即闹钟设置与查看时,同样用作时分秒的移位,按下......”

6、“.....便于在特定位置进行调整号键功能模式,即日期调整与设置时,用作月日的移位,按下,将会实现月日的依次移位,便于在特定位置进行调整。调整键主要用于闹钟设置日期显示与调整秒表时间调整与设置中的调整按钮,与功能键配合使用。号键功能模式,即时间调整与设置时,用作时分秒的调整,按下,将会使得当前调整键选择的位置数字增加北方民族大学学士学位论文基于的电子钟的设计第页共页号键功能模式,即闹钟设置与查看时,同样用作时分秒的调整,按下,将会使得当前调整键选择的位置数字增加号键功能模式,即日期调整与设置时,用作月日的移位,按下,将会使得当前调整键选择的位置数字增加。分频电路将的输入信号分频为的计时模块信号源的信号跑表基准时钟信号源和的数码管动态显示扫描频率。秒计数器满后向分计数器进位,分计数器满后向小时计数器进位......”

7、“.....计满后各计数器清零,重新计数。计数器的输出分别经译码器送数码管显示。计时出现误差时,可以用时间设置和日期设置电路调整时间和日期。在控制信号中除了般的校时信号外,还有自动走时使能信号。控制信号由按键输入。显示由数码管完成。北方民族大学学士学位论文基于的电子钟的设计第页共页第三章单元电路设计分频模块该模块完成全局时钟信号分频输出的三种时钟信号。分频电路的流程图如图所示,逻辑框图如图所示。仿真波形图如图所示。开始......”

8、“.....包括对时间显示与调整日期显示与调整闹钟显示与调整秒表操作等的控制。主控制电路模块的逻辑框图如图所示。仿真波形图如图所示。图时钟主控制电路模块逻辑框图图时钟主控制模块仿真波形图该模块的程序如下,功能号选择,时间自动显示使能,时间调整与设置使能,跑表功能使能北方民族大学学士学位论文基于的电子钟的设计第页共页,闹钟功能使能,日期显示使能日期调整与设置使能存放功能号时间自动显示时间调整与设置北方民族大学学士学位论文基于的电子钟的设计第页共页跑表闹钟设置北方民族大学学士学位论文基于的电子钟的设计第页共页日期显示日期调整与设置北方民族大学学士学位论文基于的电子钟的设计第页共页时间及其设置模块该模块主要完成时间的自动正常运行与显示......”

9、“.....实现时间的调整与设置。该模块分为三个小模块时间计数模块时间设置模块和时间数据多路选择模块。该模块顶层电路如图所示图时间及其设置模块顶层电路图该模块逻辑框图如图所示图时间及其设置模块逻辑框图时间计数模块该模块主要完成时间的自动增加与显示功能,即为正常的自动模式运行。该模块分为三个小模块秒计数子模块分计数子模块和时计数子模块。该模块电路图如图所示北方民族大学学士学位论文基于的电子钟的设计第页共页图时间计数模块电路图该模块逻辑框图如图所示。仿真波形图如图所示。图时间计数模块逻辑框图图时间计数模块仿真波形图秒计数子模块逻辑框图如图所示。图秒计数子模块框图是时间显示信号,当时有效是秒脉冲输入端口输出端口是秒时钟的低位,是高位端口是进位输出端口,当秒计数到时输出高电平,其它时候输出低电平......”

下一篇
温馨提示:手指轻点页面,可唤醒全屏阅读模式,左右滑动可以翻页。
毕业设计_基于FPGA的数字钟的设计.doc预览图(1)
1 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(2)
2 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(3)
3 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(4)
4 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(5)
5 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(6)
6 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(7)
7 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(8)
8 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(9)
9 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(10)
10 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(11)
11 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(12)
12 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(13)
13 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(14)
14 页 / 共 60
毕业设计_基于FPGA的数字钟的设计.doc预览图(15)
15 页 / 共 60
预览结束,还剩 45 页未读
阅读全文需用电脑访问
温馨提示 电脑下载 投诉举报

1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。

2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。

3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。

  • Hi,我是你的文档小助手!
    你可以按格式查找相似内容哟
DOC PPT RAR 精品 全部
小贴士:
  • 🔯 当前文档为word文档,建议你点击DOC查看当前文档的相似文档。
  • ⭐ 查询的内容是以当前文档的标题进行精准匹配找到的结果,如果你对结果不满意,可以在顶部的搜索输入框输入关健词进行。
帮帮文库
换一批

搜索

客服

足迹

下载文档