帮帮文库

返回

(终稿)【毕业设计论文】基于Virtex5的USB模块设计.doc(最终版) (终稿)【毕业设计论文】基于Virtex5的USB模块设计.doc(最终版)

格式:word 上传:2025-07-21 04:33:19

《(终稿)【毕业设计论文】基于Virtex5的USB模块设计.doc(最终版)》修改意见稿

1、“.....很多和软件厂商也开始向领域进军,包括些著名的公司,如。系列是公司年推出的全球首款系列芯片,采用三栅极氧化层工艺技术制造,可提供多达,个逻辑单元,个引脚个低功耗收发器以及内置处理器端点与以太网模块,具体配置因器件而异。系列采用第二代高级芯片组合模块列式架构,包含个截然不同的平台,是系列中选择最为丰富的系列每个平台都拥有独特特性,以满足诸多高级逻辑设计的需求由于其强大的功能和接口特性,而且具有跨平台兼容性,及器件使用可调稳压器,可以在相同封装内实现引脚兼容。芯片是该系列下的款芯片。该芯片的可配置逻辑块包以及有个,的阵列以及的最大分布式芯片含有个,最大的......”

2、“.....有个支持的端点模块,个以太网,个,个用户。公司在芯片基础上,集成了诸如以太网,存储阵列,等功能模块,构成了个完善的可以使用的的数字集成开发平台。开发系统功能如图图系统功能图开发板和的工具都兼容,为开发节省设计成本。开发板上集成了公司的系统,该系统能够提供编程实时电源监控自动开发板测试虚拟业论文。在此期间,我对数字电路的自顶向下的设计方法和流程有了更深的理解和体会,对模块的硬件实现有了实践经验,同时也学会等工程制图软件。在本次毕业设计的过程中,我的指导老师副教授给予了我无私的帮助和鼓励。他们对待科研的严谨态度和负责任的精神,是我以后学习和奋斗的目标......”

3、“.....我对他们对我的帮助表示深深的感谢,祝愿他们在以后的工作和生活中,帆风顺。毕业任务书题目基于的模块设计二研究主要内容基于的原理,完成模块,模块,模块,时钟模块的设计方案,实现相关原理图和图的设计。三主要技术指标模块支持和模块容量的,位数据带宽。模块容量。模块时钟信号,时钟信号,时钟信号,的高速高性能差分时钟信号。四进度和要求第周完成任务书和开题报告。第周到第周熟悉,模块相关手册,提出方案,设计模块原理图。。第周到第周熟悉时钟,模块相关手册,提出方案,设计模块原理图。第周到第周分析时钟,模块与的逻辑连接关系,绘制原理图。第周到第周用工具完成,模块和的连接电路图......”

4、“.....模块和的连接电路图。第周到第周提供和通讯四个模块的逻辑接口,绘制连接电路图。第周到第周撰写毕业论文,准备答辩。五主要参考书及参考资料著著,嵌入式硬件系统开发流程原理图公司著学生指导教师系主任设计论文摘要随着技术的不断发展,基于的开发平台在电路系统设计中具有越来越大的重要性。是基于系列中的芯片,集成了诸如以太网,存储阵列,等功能模块,构成了个完善的可以使用的的数字集成开发平台。开发平台还具有......”

5、“.....能够作为专用集成电路领域中的半定制电路。的产品从最初的包含个个的芯片到系列的个,技术发展迅速。在不同的核心芯片的基础上,许多公司都做出了自己的开发平台,比如开发平台。研究背景技术是的缩写,即现场可编程门阵列,它是在等可编程器件的基础上进步发展的产物。是作为专用集成电路领域中的种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。目前的品种很多,有的系列公司的系列公司的系列等......”

6、“.....因此,工作时需要对片内的进行编程。于年推出了系列的。该系列的是世界上第款基于的可编程,包括两个器件第个器件由共个的可配置逻辑模块构成,并在芯片的周边提供了个输入输出接口模块第二个器件出的构成,并提供了总共个单元。自推出第款之后,世界上的其他公司也相继推出各自的产品。如推出很有特色的反熔丝。年推出了它的第二款系列的,距第可配置的时钟,视频接口,声卡系统,等功能模块。本论文分析了开发系统的部分模块的设计原理和电路连接原理。在分析相关模块工作原理的过程中,从模块的顶层功能定义出发,阐述了模块的信号定义并对部分模块的子模块进行深入讨论......”

7、“.....完成相关模块的逻辑设计。论文工作主要分析模块模块模块模块时钟模块。关键字部信号说明信号名称信号流向宽度信号描述输出差分的时钟信号输出差分的时钟信号输出模块的时钟输入输出模块的输入输出模块的时钟输入输入模式下的模式选择线输入模式下的时钟信号输入模式下的数据输入输出模式下的数据输出表时钟信号的内部信号说明信号名称宽度信号流向信号描述时钟芯片参考晶振输入晶振参考晶振反馈流向芯片时钟输出流向芯片用户提供振荡器插槽时钟时钟模块实现时钟模块主要为个功能模块提供时钟信号,并且能够实现用户自主配置时钟功能。时钟模块的硬件实现方案是采用芯片......”

8、“.....电信,消费,网络应用程序提供可编程时钟发生器的芯片。芯片内部有个独立的可编程的,允许个独特的非整数的相关频率。时钟都是由个单的参考时钟产生。可以通过使用或者接口进行编程。当编程接口是在正常运行或者处于状态时,编程接口使芯片能够被编程。内部的允许用户保存和恢复设备的配置,而无需重新上电配置。边界扫描也在其中得到运用。芯片的内部模块结构如下图图芯片内部模块结构图表信号功能定义表引脚名称引脚标号信号描述输入时钟地线时钟信号选择启用或者禁用芯片输出或电源模拟电压提供输出缓冲器电源提供模块的逻辑连接图图模块逻辑连接图芯片的电路图中,标准的时钟信号是个的晶体振荡器......”

9、“.....会在端输出网卡所需的时钟,引脚处输出的视频模块时钟,引脚输出的的时钟。芯片可以采用两个时钟输入,标准时钟已经由晶振提供,时钟没有应用,故引脚接地。芯片通过引脚来选择哪个时钟作为芯片的初始时钟,将该引脚接地处理,所以芯片会将晶振时钟作为初始时钟。引脚可以用来频率控制或者的信号。芯片的用户编程功能是根据电平来决定的。该引脚高电平时,芯片会采用夏宇闻编著数字系统设计教程北京北京航空航天大学出版社,潘松黄继业编著技术实用教程第二版北京科学出版社,于英民于佳编著计算机接口技术第三版北京电子工业出版社,田耕耘徐文波编著开发实用教程北京清华大学出版社,公司编著公司......”

下一篇
温馨提示:手指轻点页面,可唤醒全屏阅读模式,左右滑动可以翻页。
【毕业设计】基于Virtex5的USB模块设计.doc预览图(1)
1 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(2)
2 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(3)
3 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(4)
4 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(5)
5 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(6)
6 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(7)
7 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(8)
8 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(9)
9 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(10)
10 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(11)
11 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(12)
12 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(13)
13 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(14)
14 页 / 共 50
【毕业设计】基于Virtex5的USB模块设计.doc预览图(15)
15 页 / 共 50
预览结束,还剩 35 页未读
阅读全文需用电脑访问
温馨提示 电脑下载 投诉举报

1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。

2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。

3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。

  • Hi,我是你的文档小助手!
    你可以按格式查找相似内容哟
DOC PPT RAR 精品 全部
小贴士:
  • 🔯 当前文档为word文档,建议你点击DOC查看当前文档的相似文档。
  • ⭐ 查询的内容是以当前文档的标题进行精准匹配找到的结果,如果你对结果不满意,可以在顶部的搜索输入框输入关健词进行。
帮帮文库
换一批

搜索

客服

足迹

下载文档