帮帮文库

doc 基于CPLD的频率计的设计(最终版) ㊣ 精品文档 值得下载

🔯 格式:DOC | ❒ 页数:62 页 | ⭐收藏:0人 | ✔ 可以修改 | @ 版权投诉 | ❤️ 我的浏览 | 上传时间:2022-06-25 14:56

《基于CPLD的频率计的设计(最终版)》修改意见稿

1、以下这些语句存在若干问题,包括语法错误、标点使用不当、语句不通畅及信息不完整——“.....是典型的时序电路。计数器的应用十分广泛,常用于数模转换计时频率测量等。而本设计的十进制计数器就是来进行频率测量的。计数器以待测信号作为时钟,清零信号到来时,异步清零为高电平时开始计数。计数以十进制显示。十进制计数器模块的的各个引脚的意义是待测时钟信号清零信号计数使能信号进位信号输出信号设计步骤同上。但键入文件名是。十进制计数器程序见附录。生成的元器件图的电路符号图软件仿真步骤同上。仿真图形如图图器件的仿真波形图仿真分析无误后,即对器件引脚锁定,方法同上。锁存器模块数字系统中,经常要用到可以存放二进制数据的部件,这种部件成为数据锁存器。从硬件上看,锁存器就是组可储存二进制数的触发器,每个触发器都可储存位二进制数,比如位锁存器用个触发器组合即可实现。本设计的锁存器就是个位的锁存器。当下降沿到来时即上升沿到来时,将计数器的值锁存......”

2、以下这些语句存在多处问题,具体涉及到语法误用、标点符号运用不当、句子表达不流畅以及信息表述不全面——“.....将所有的语言程序下载到中,然后接通电源和地进行调试,结果基本上达到了设计的要求。软件调试频率计顶层文件元件连接图见附录所示。其中在直接测频法的设计中,为输入被测信号,为输入时钟信号,为输出显示信号,输入使能信号,输入可控制档位的选择在等精度测频法的设计中,为输入被测信号,为输入时钟信号,为清零信号,为输出显示信号,是校正控制信号。编译过程编译时,出现如图所示的提示。选择是后,出现如图所示的对话框,分析其原因,由提示知,没有足够的宏单元。在项前打上对勾后,选,编译通过,如图所示。图图图结论在本次毕业设计中,主要采用功能强大的计算机,利用硬件描述语言和器件设计位十进制数字显示的数字式频率计系统,使用时只要按照测频量程需要,选择合适的时基信号即闸门时间,对输入被测信号进行计数,即可实现测频的目的......”

3、以下这些语句在语言表达上出现了多方面的问题,包括语法错误、标点符号使用不规范、句子结构不够流畅,以及内容阐述不够详尽和全面——“.....生成的元器件图除法器器件符号图软件仿真步骤同上。设,则得仿真波形如图图除法器仿真波形图仿真分析无误后,即对器件引脚锁定,方法同上。乘法器模块乘法器模块对除法器的计算值与标准信号值进行乘法计算,即得被测信号值。其各个引脚的意义乘数积步骤同上。但键入文件名是。乘法器程序见附录。生成的元器件图乘法器器件符号图软件仿真步骤同上。设,则得仿真波形如图图乘法器仿真波形图仿真分析无误后,即对器件引脚锁定,方法同上。高低位转换模块高低位转换模块将位二进制频率计数据按高低位将其转换成个位二进制数据,便于输出显示。其各个引脚的意义输入位二进制数据输出的二进制数据步骤同上。但键入文件名是。高低位转换模块程序见附录。生成的元器件图高低位转换模块符号图软件仿真步骤同上。设,则得仿真波形如图图高低位转换模块仿真波形图仿真分析无误后,即对器件引脚锁定,方法同上......”

4、以下这些语句该文档存在较明显的语言表达瑕疵,包括语法错误、标点符号使用不规范,句子结构不够顺畅,以及信息传达不充分,需要综合性的修订与完善——“.....图校正模块连接图步骤同上。经过编译生成元器件图校正模块器件符号图仿真分析无误后,即对器件引脚锁定,方法同上。分频器模块将的标准信号转换成合适的标准测量频率信号。此部分用硬件描述语言进行描述。其各个引脚的意义是输入信号输出信号步骤同上。但键入文件名是。显示器器程序见附录。生成的元器件图分频器器件符号图仿真分析无误后,即对器件引脚锁定,方法同上。触发器模块触发器模块的输出来进行闸门时间的控制。其各个引脚的意义是数据输入端时钟信号输入端复位信号输入端数据输出端反向数据输出端步骤同上。但键入文件名是。显示器器程序见附录。生成的元器件图触发器器件符号图软件仿真步骤同上。仿真波形如图图触发器仿真波形图仿真分析无误后,即对器件引脚锁定,方法同上。除法器模块除法器模块是用来对计数器值进行除法计算得出的比值。其各个引脚的意义是除数被除数余数商步骤同上。但键入文件名是......”

5、以下这些语句存在多种问题,包括语法错误、不规范的标点符号使用、句子结构不够清晰流畅,以及信息传达不够完整详尽——“.....就不必重复。模块下载以上的各具体模块用语言进行描述或用原理图输入,并在Ⅱ开发工具上进行编译运行,生成相应的目标文件,通过下载电缆在系统编程将代码传送到目标芯片中,实现设计的数字系统。具体的下载操作方法是首先用下载线把计算机的打印口与实验板连接好,打开电源下载方式设定选择主菜单中的选项,然后选择菜单的硬件设置选项。在其下拉菜单中选编程方式。此编程方式对应计算机的并行口下载通道,是混合电压的意思,主要指对的各类芯核电压如等的都能由此下载。此项设置只在初次装软件后第次编译前进行,设置确定后就不必重复设置了。下载单击按钮,向下载配置文件,如果连线无误,则出现的报告配置完成信息。使用语言设计数字频率计的方法,并下载到芯片中组成实际电路,这样可以简化硬件的开发和制造过程,而且使硬件体积大大缩小,并提高了系统的可靠性。同时在基本电路模块基础上,不必修改硬件电路......”

6、以下这些语句存在多方面的问题亟需改进,具体而言:标点符号运用不当,句子结构条理性不足导致流畅度欠佳,存在语法误用情况,且在内容表述上缺乏完整性。——“.....极性是否符合。如有,要及时检查排除以使每个电源引脚的数值都符合要求。各元器件电源检查断开电源按正确的元器件方向插上元器件。最好是分别插入,分别通电,并逐检查每个元器件上的电源是否正确,直至最后插上全部元器件,通上电源后,每个元器件上电源应正确无误。检查响应芯片的逻辑关系检查相应芯片的逻辑关系通常采用静态电检查法。即在个芯片信号输入端加入个相应电平,检查输出电平是否正确。电平检查法可首先检查出逻辑设计是否正确,选用的元器件是否符合要求,逻辑关系是否匹配,元器件连接关系是否符合要求等。连机仿真在线动态调试在静态调试中,对用户样机硬件进行了初步调试,只是排除了些明显的静态故障。用户样机中的硬件故障如各个部件内部存在的故障和部件之间连接的逻辑主要是靠连机在线仿真来排除的。在断电情况下,插上所有的元器件......”

7、以下这些语句存在标点错误、句法不清、语法失误和内容缺失等问题,需改进——“.....增加些新功能,满足不同用户的需要,实现数字系统硬件的软件化。第六章调试个完整的系统,首先要完成硬件组装工作,然后进入软件设计调试和硬件调试阶段。硬件组装就是在设计制作完毕的印制板上焊好元件与插座,然后就可用仿真开发工具进行软件设计调试和硬件调试工作。硬件调试静态调试静态调试工作分为两步第步是在通电之前,先用万用表等工具,根据硬件逻辑设计图,仔细检查线路是否连接正确,并核对元器件的型号规格和安装是否符合要求,应特别注意电源系统的检查,以防止电源的短路和极性,并重点检查系统是否存在相互之间短路或与其他信号线的短路。第二步是加电后检查各芯片插座上有关引脚的电位,仔细测量各点电平是否正常,尤其应注意芯片插座的各点电位,若有高压,与在线仿真器连机调试时,将会损坏在线仿真器。具体步骤如下电源检查当电路板连接或焊接完成后,先不插主要元器件,通上电源。常用是的交流电源......”

8、以下文段存在较多缺陷,具体而言:语法误用情况较多,标点符号使用不规范,影响文本断句理解;句子结构与表达缺乏流畅性,阅读体验受影响——“.....锁存器的各个引脚的意义是输入使能信号输入数据输出数据。设计步骤同上。但键入文件名是。锁存器器程序见附录。生成的元器件图的电路符号图软件仿真步骤同上。仿真波形如图图的仿真波形图仿真分析无误后,即对器件引脚锁定,方法同上。显示模块位译码器可将码转换成数字显示码,有个输入引脚和个输出引脚,位译码器可分为共阴极与共阳极两种。本设计译码器是共阴极译码器。译码器各个引脚的意义是数据输入数据输出。设计步骤同上。但键入文件名是。显示器程序见附录。生成的元器件图的电路符号图软件仿真步骤同上。仿真波形如图图的仿真波形图基于等精度测频法设计部分利用的编程环境,编写校正模块分频器模块触发器模块计数器模块除法器模块高低位转换模块显示模块部分程序。校正模块为测频和自校选择,当为时,为选择测量被测信号频率当为时,为选择自校频率测量。为标准信号,外接试验箱......”

9、以下这些语句存在多方面瑕疵,具体表现在:语法结构错误频现,标点符号运用失当,句子表达欠流畅,以及信息阐述不够周全,影响了整体的可读性和准确性——“.....仿真器给出的结果也仅仅是逻辑功能,按理说,功能仿真就是假设器件间的延迟时间为零的仿真,然而事实并非如此,在利用计算机在功能仿真过程中,即使并行语句的仿真执行也是有先有后的,在零延迟条件下,当做为敏感量的输入信号发生变化时,并行语句执行的先后次序无法确定,而不同的执行次序会得到不同的仿真结果,最后将导致矛盾的的仿真结果。这种仿真的根本原因在于零延迟假设在客观世界中是不可能存在的。为精确测量输入与输出波形之间的延迟量,可打开时序分析器,方法是选择主菜单,单击弹出的分析器窗口中的按钮,延时信息即刻显示在图标中。其中左排的列表是输入信号,上排列出输出信号,中间是延迟量,这个延迟量是针对芯片的。如果仿真测试无误后,进行引脚锁定。方法同上。计数器模块数字系统经常需要对脉冲的个数进行计数,以实现数字测量状态控制和数据运算等,计数器就是完成这功能的逻辑器件......”

下一篇
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
1 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
2 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
3 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
4 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
5 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
6 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
7 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
8 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
9 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
10 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
11 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
12 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
13 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
14 页 / 共 62
基于CPLD的频率计的设计(最终版)
基于CPLD的频率计的设计(最终版)
15 页 / 共 62
温馨提示

1、该文档不包含其他附件(如表格、图纸),本站只保证下载后内容跟在线阅读一样,不确保内容完整性,请务必认真阅读。

2、有的文档阅读时显示本站(www.woc88.com)水印的,下载后是没有本站水印的(仅在线阅读显示),请放心下载。

3、除PDF格式下载后需转换成word才能编辑,其他下载后均可以随意编辑、修改、打印。

4、有的标题标有”最新”、多篇,实质内容并不相符,下载内容以在线阅读为准,请认真阅读全文再下载。

5、该文档为会员上传,下载所得收益全部归上传者所有,若您对文档版权有异议,可联系客服认领,既往收入全部归您。

  • 文档助手,定制查找
    精品 全部 DOC PPT RAR
换一批