1、“.....尽量选用同类型元器件,如所有功能部件都采用集成电路,整个系统所用元器件种类尽可能少。下面介绍各单元电路设计。脉冲发生由脉冲发生器发出频率为,幅度为连续脉冲信号,输入同步二进制计数器,利用加法计数功能输出脉冲信号。信号控制由输出脉冲信号输入片十六选数据选择器,当输入信号为时,第片和第二片输出信号为,经过非门变为高电平,第三片输出信号为,经过非门变为低电平。当输入信号为时,第片和第三片输出信号为,经过非门变为高电平,第二片输出信号为,经过非门变为低电平。当输入信号为部原理图四位双向移位寄存器具有左移右移并行数据输入保持清除功能。从图中图形符号和引脚图分析。是位移位寄存器符号......”。
2、“.....置或置,时钟输入端接正向单次脉冲,清零端接负向单次脉冲,输出端。表三逻辑符号逻辑框图十六选数据选择其内部原理图逻辑功能表逻辑框图逻辑符号十六选数据选择器并行输入十六个数据,当选择输入二进制数码依次由递增至,即其最小项由逐次变到时,个通道数据便依次传送到输出端,转换成串行数据。非门仔细观察下图中给出三极管开关电路即可发现,当输入为高电平时输出等于低电平,而输入为低电平时输出等于高电平。因此输出与输入电平之间是反向关系,它实际上就是个非门。亦称反向器。当输入信号为高电平时,应保证三极管工作在深度饱和状态,以使输出电平接近于零。为此,电路参数配合必须合适,保证提供给三极基极电流大于深度饱和基极电流。设计电路所用芯片是......”。
3、“.....尽量选用同类型元器件,如所有功能部件都采用集成电路,整个系统所用元器件种类尽可能少。下面介绍各单元电路设计。脉冲发生由脉冲发生器发出频率为,幅度为连续脉冲信号,输入同步二进制计数器,利用加法计数功能输出脉冲信号。信号控制由输出脉冲信号输入片十六选数据选择器,当输入信号为时,第片和第二片输出信号为,经过非门变为高电平,第三片输出信号为,经过非门变为低电平。当输入信号为时,第片和第三片输出信号为,经过非门变为高电平,第二片输出信号为,经过非门变为低电平。当输入信号为当输入信号为高电平时,应保证三极管工作在深度饱和状态,以使输出电平接近于零。为此,电路参数配合必须合适......”。
4、“.....设计电路所用芯片是,如下图所示图内部结构图图三极管非门逻辑框图功能表如下图表六非门功能表图逻辑符号逻辑函数式四功能模块在设计单元电路和选择元器件时,尽量选用同类型元器件,如所有功能部件都采用集成电路,整个系统所用元器件种类尽可能少。下面介绍各单元电路设计。脉冲发生由脉冲发生器发出频率为,幅度为连续脉冲信号,输入同步二进制计数器,利用加法计数功能输出脉冲信号。信号控制由输出脉冲信号输入片十六选数据选择器,当输入信号为时,第片和第二片输出信号为,经过非门变为高电平,第三片输出信号为,经过非门变为低电平。当输入信号为时,第片和第三片输出信号为,经过非门变为高电平,第二片输出信号为,经过非门变为低电平。当输入信号为时,第二片和第三片输出信号为......”。
5、“.....第片输出信号为不断交换。彩灯控制三片输出端分别接四位双向移位寄存器端端和端。当计数器输出信号为时,端和端输入为高电平,端输入为低电平,彩灯从左向右依次点亮,时间间隔为秒。当计数器输出信号为时,端和端输入为高电平,端输入为低电平,彩灯从右向左依次熄灭,时间间隔为秒。当计数器输出信号为时,端和端输入为高电平,端输入为高低电平交替,四盏彩灯同时点亮火熄灭,时间间隔为秒。五总体设计电路图总电路说明图中由脉冲发生器输出脉冲,输出端接到计数器端,通过计数功能,发出信号,计数器四个输出端分别加在十六选数据选择器端,第片输出端加非门后接在端,第二片输出端加非门后接在端,第三片数据选择器输出端加非门后接在端,使彩灯按照设计要求变化。仿真结果用对总电路进行仿真,仿真开始后......”。
6、“.....这点也可以从电路图仿真结果中得到验证。总电路硬件实现各模块功能已经在功能模块中得到了硬件实现,并验证正确,将各模块连接起来,打开电源开关,四个发光二极管从左向右逐次渐亮又从右向左逐次渐灭,之后同时变亮又变灭,重复四次,时间间隔为秒,从而总电路得到验证。六课程设计总结通过两个星期努力,终于完成了这次课程设计。在此次课程设计实验中,我学会了寄存器使用方法,熟悉了寄存器般应用,基本掌握了数字系统设计和调试方法。在这个数字电路中我们可以观测到,当输入个脉冲以后,输出数据回到起始值,个脉冲循环,因此,可以把该电路作为个进制计数器。通过本课程设计我基本掌握了数字系统仿真与设计方法。使我认识到在实际电路连接时,要注意每个引脚接法。由于实物连接和电路仿真软件有差别......”。
7、“.....部原理图四位双向移位寄存器具有左移右移并行数据输入保持清除功能。从图中图形符号和引脚图分析。是位移位寄存器符号,并行数据输入端左移串行数据输入端右移串行数据输入端和即脚和脚工作方式控制端分别接电平开关,置或置,时钟输入端接正向单次脉冲,清零端接负向单次脉冲,输出端。表三逻辑符号逻辑框图十六选数据选择其内部原理图逻辑功能表逻辑框图逻辑符号十六选数据选择器并行输入十六个数据,当选择输入二进制数码依次由递增至,即其最小项由逐次变到时,个通道数据便依次传送到输出端,转换成串行数据。非门仔细观察下图中给出三极管开关电路即可发现,当输入为高电平时输出等于低电平,而输入为低电平时输出等于高电平。因此输出与输入电平之间是反向关系......”。
8、“.....要求以个指示灯作为显示器件,能自动从左到右,从右到左自动依次被点亮如此周而复始,不断循环。打开电源时控制器可自动清零,每个指示灯被点亮时间相同约为秒到秒范围内。二总体框图图总体框图根据设计要求,电路设计大体思路如下由脉冲发生器发出频率脉冲信号,利用计数器加法计数功能输出脉冲信号,经过数据选择器分别在三个时数据选择器移位寄存器彩灯脉冲发生器计数器段输出不同高低电平,控制移位寄存器实现右移左移置数功能,从而控制彩灯按照设计要求实现亮灭......”。
9、“.....也可异步清除。同步清除时,清除信号低电平将在下个上升沿配合下把四个触发器输出置为低电平。异步清除时,直接用清除信号低电平把四个触发器输出置为低电平。同步预置方式当时,在作用下,计数器可并行打入预置数据当时,使能输入同时为高电平,在作用下,进行正常计数。任为低时,计数器处于保持状态。为进位输出,可用来级联成位同步计数器。输入输出↑全↑预置数据↑计数保持保持根据逻辑图波形图功能表分析,具有如下功能四位双向移位寄存器内部原理图四位双向移位寄存器具有左移右移并行数据输入保持清除功能。从图中图形符号和引脚图分析。是位移位寄存器符号,并行数据输入端左移串行数据输入端右移串行数据输入端和即脚和脚工作方式控制端分别接电平开关......”。
1、手机端页面文档仅支持阅读 15 页,超过 15 页的文档需使用电脑才能全文阅读。
2、下载的内容跟在线预览是一致的,下载后除PDF外均可任意编辑、修改。
3、所有文档均不包含其他附件,文中所提的附件、附录,在线看不到的下载也不会有。